реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Spartan-6 + DDR3
DTF
сообщение Jul 13 2011, 15:46
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 87
Регистрация: 6-11-09
Пользователь №: 53 453



Здравствуйте!

Помогите найти ошибку. Попробовал запустить связку Spartan-6 и DDR3 в моделировании и в железе, столкнулся со следующей проблемой. На рисунках приведены диаграммы из гайда (simple write) и графики моделирования. Как видно, данные загружаются в буфер FIFO контроллера памяти, затем происходит запись команды. Но далее не происходит записи данных в саму микросхему, не понятно почему. При попытках очередных записей скоро происходит переполнение FIFO команд, а затем и FIFO данных. Ситуация одинакова как в моделировании, так и в железе. Прошу подсказать, где ошибаюсь. Спасибо!

Эскизы прикрепленных изображений
Прикрепленное изображение
Прикрепленное изображение
 
Go to the top of the page
 
+Quote Post
murmel1
сообщение Jul 13 2011, 17:21
Сообщение #2


Частый гость
**

Группа: Свой
Сообщений: 166
Регистрация: 2-11-08
Из: Ростов-на-Дону
Пользователь №: 41 331



Судя по отметкам модельного времени, у Вас еще не должна инициализация закончится. Это, конечно, не объясняет проблем с железом.
Сорри, если ошибаюсь.
Go to the top of the page
 
+Quote Post
Hoodwin
сообщение Jul 14 2011, 09:03
Сообщение #3


Знающий
****

Группа: Участник
Сообщений: 881
Регистрация: 21-03-10
Из: _// \\_
Пользователь №: 56 107



Как вариант, неправильно подключена тактовая частота на чтении FIFO, вероятно там она с PLL/DCM идет, а DCM не настроена выдавать этот клок, вот FIFO и не читается.
Go to the top of the page
 
+Quote Post
DTF
сообщение Jul 15 2011, 14:05
Сообщение #4


Частый гость
**

Группа: Участник
Сообщений: 87
Регистрация: 6-11-09
Пользователь №: 53 453



Цитата(murmel1 @ Jul 14 2011, 01:21) *
Судя по отметкам модельного времени, у Вас еще не должна инициализация закончится. Это, конечно, не объясняет проблем с железом.
Сорри, если ошибаюсь.

Нет, проблема не в этом. По разному пробовали, в другом месте ошибка.

Цитата(Hoodwin @ Jul 14 2011, 17:03) *
Как вариант, неправильно подключена тактовая частота на чтении FIFO, вероятно там она с PLL/DCM идет, а DCM не настроена выдавать этот клок, вот FIFO и не читается.


С клоком все в порядке, PLL выдает нужную частоту - это видно и при моделировании (изменяются указатели FIFO).

Сообщение отредактировал DTF - Jul 15 2011, 14:08
Go to the top of the page
 
+Quote Post
Hoodwin
сообщение Jul 15 2011, 14:32
Сообщение #5


Знающий
****

Группа: Участник
Сообщений: 881
Регистрация: 21-03-10
Из: _// \\_
Пользователь №: 56 107



Еще как вариант, на картинке 4-9 первая же команда имеет p0_cmd_bl = 0x10, а на вашей времянке там всегда 0. Возможно, Вы команду дали, а у команды нет указания читать ФИФО данных, раз BL = 0.
Go to the top of the page
 
+Quote Post
DTF
сообщение Jul 18 2011, 10:27
Сообщение #6


Частый гость
**

Группа: Участник
Сообщений: 87
Регистрация: 6-11-09
Пользователь №: 53 453



Цитата(Hoodwin @ Jul 15 2011, 22:32) *
Еще как вариант, на картинке 4-9 первая же команда имеет p0_cmd_bl = 0x10, а на вашей времянке там всегда 0. Возможно, Вы команду дали, а у команды нет указания читать ФИФО данных, раз BL = 0.


Спасибо за наводку!

Значение bl для DDR3 должно соответствовать разрядности шины данных, в частности bl = 4, что работает в железе, но не работает при моделировании.

Проблема решена.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th June 2025 - 19:44
Рейтинг@Mail.ru


Страница сгенерированна за 0.01404 секунд с 7
ELECTRONIX ©2004-2016