реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Питание для внешней платы
Kirill_Good
сообщение Aug 4 2011, 14:08
Сообщение #1


Местный
***

Группа: Участник
Сообщений: 217
Регистрация: 10-12-10
Из: Москва
Пользователь №: 61 528



Здравствуйте!

Не подскажите, как организовать питание для внешней платки от отладочной Xilinx SP605. Мне нужно 2,5 вольта для осциллятора. Можно ли питание подать со GPIO штырьков? Какой нужен тогда IOSTANDARD в ucf?

Спасибо!
Go to the top of the page
 
+Quote Post
kst
сообщение Aug 4 2011, 19:43
Сообщение #2


Частый гость
**

Группа: Свой
Сообщений: 141
Регистрация: 16-06-05
Из: Нижний Новгород
Пользователь №: 6 065



Это конечно круто...

Но мы пойдем другим путем.
На плате есть перемычечка J47, отправляющая FPGA в глубокий летаргический сон, так вот один из контактов - это напряжение 2,5 В. Напряжёметр вам в помощь.
Цепь VCC2V5 на плате вроде как 10 ампер тянет. Так что хоть слона запитывайте.
Go to the top of the page
 
+Quote Post
Kirill_Good
сообщение Aug 5 2011, 03:50
Сообщение #3


Местный
***

Группа: Участник
Сообщений: 217
Регистрация: 10-12-10
Из: Москва
Пользователь №: 61 528



Цитата(kst @ Aug 4 2011, 23:43) *
Это конечно круто...

Но мы пойдем другим путем.
На плате есть перемычечка J47, отправляющая FPGA в глубокий летаргический сон, так вот один из контактов - это напряжение 2,5 В. Напряжёметр вам в помощь.
Цепь VCC2V5 на плате вроде как 10 ампер тянет. Так что хоть слона запитывайте.


Да, я её видел, но земли вроде там нет , я хотел через female коннектор подключиться к штырькам, а так получиться что один провод отсюда , а другой "оттуда".

Цитата(Kirill_Good @ Aug 5 2011, 07:47) *
Да, я её видел, но земли вроде там нет , я хотел через female коннектор подключиться к штырькам, а так получиться что один провод отсюда , а другой "оттуда".


kst, вы наверно уже поняли по топику, что я всё таки решил сделать внешний осциллятор)
Go to the top of the page
 
+Quote Post
Kirill_Good
сообщение Aug 5 2011, 06:11
Сообщение #4


Местный
***

Группа: Участник
Сообщений: 217
Регистрация: 10-12-10
Из: Москва
Пользователь №: 61 528



Цитата(Kirill_Good @ Aug 5 2011, 07:50) *
Да, я её видел, но земли вроде там нет , я хотел через female коннектор подключиться к штырькам, а так получиться что один провод отсюда , а другой "оттуда".



kst, вы наверно уже поняли по топику, что я всё таки решил сделать внешний осциллятор)



там можно ещё вытащить осциллятор 27 MHz из разъема , и там будет и 2.5 и gnd
Go to the top of the page
 
+Quote Post
kst
сообщение Aug 5 2011, 07:34
Сообщение #5


Частый гость
**

Группа: Свой
Сообщений: 141
Регистрация: 16-06-05
Из: Нижний Новгород
Пользователь №: 6 065



Цитата(Kirill_Good @ Aug 5 2011, 07:50) *
kst, вы наверно уже поняли по топику, что я всё таки решил сделать внешний осциллятор)
Ага.

Ну так если там разъем для генератора с нужными цепями, так никаких проблем вообще нет.

А вот там на Lane 1 GTP_DUAL101 заведен клок PCIE_250M_P/N, его нельзя никак внутрях поделить пополам и использовать?
Go to the top of the page
 
+Quote Post
Kirill_Good
сообщение Aug 5 2011, 08:39
Сообщение #6


Местный
***

Группа: Участник
Сообщений: 217
Регистрация: 10-12-10
Из: Москва
Пользователь №: 61 528



Цитата(kst @ Aug 5 2011, 11:34) *
Ага.

Ну так если там разъем для генератора с нужными цепями, так никаких проблем вообще нет.

А вот там на Lane 1 GTP_DUAL101 заведен клок PCIE_250M_P/N, его нельзя никак внутрях поделить пополам и использовать?


Насколько я понял эти 250 МНz вообще не 250 , а 125, там стоит микросхема PLL, которая настроена на частоту 125, если перепаять там резисторы то можно настроить на еще 3 разных. Но осциллятора который к этому кристаллу подключается нет на плате, а он внешне через разъем PCI E идет. Так что никак схитрить мне не удалось.

Кстати, на SP605 стоит 200 MHz EG-2121 GPA , это осциллятор Xilinx советует для проектов с MGT, его я и буду ставить на плату, только 125 MHz. Сейчас у меня MGT тактируется 200 MHz через внутренний PLL, неужели эти PLL так сильно добавляют джиттер к сигналу? Вроде источник хороший +- 50 ppm.
Go to the top of the page
 
+Quote Post
kst
сообщение Aug 5 2011, 09:19
Сообщение #7


Частый гость
**

Группа: Свой
Сообщений: 141
Регистрация: 16-06-05
Из: Нижний Новгород
Пользователь №: 6 065



У встроенных в FPGA PLL всегда был отвратительный джиттер. Для частот в несколько сотен МГц этого вполне хватает, а вот выше надо уже и PLL другие.
Вроде величину джиттера в каждом конкретном случае сообщает Clocking Wizard.
Go to the top of the page
 
+Quote Post
kst
сообщение Aug 9 2011, 14:19
Сообщение #8


Частый гость
**

Группа: Свой
Сообщений: 141
Регистрация: 16-06-05
Из: Нижний Новгород
Пользователь №: 6 065



Дежавю?
Go to the top of the page
 
+Quote Post
Kirill_Good
сообщение Aug 9 2011, 14:28
Сообщение #9


Местный
***

Группа: Участник
Сообщений: 217
Регистрация: 10-12-10
Из: Москва
Пользователь №: 61 528



Цитата(kst @ Aug 9 2011, 18:19) *


Нет почему же, просто приветствую принцип, чем больше источников, тем точнее информация)
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st June 2025 - 19:57
Рейтинг@Mail.ru


Страница сгенерированна за 0.01449 секунд с 7
ELECTRONIX ©2004-2016