|
|
  |
Кто в каком САПРе работает, 2011 год |
|
|
|
Sep 19 2011, 09:55
|

Любитель Кошек
    
Группа: Свой
Сообщений: 1 593
Регистрация: 8-06-06
Пользователь №: 17 873

|
PCAD200x, поскольку в команде его знают все от бухгалтера до начальника  , скоростных схем у нас нет. Да и новых плат за год делается мизер, команда в основном схемотехники и программисты. Если BGA корпуса - то тут же разводку отдаем на сторону. ORCAD для начальной проработки аналога и мелкой цифры (если она есть) - в основном из-за стимулятора (но, тихо, в укромном месте, из-за лицензии). Для развития кругозора пробовал Altium, Mentor. Последний оказался для меня сложным настолько, что за приемлемое (отведенное на изучение время) проект не был собран.
--------------------
По современному этикету, в левой руке держат вилку, в правой - мышку.
|
|
|
|
|
Sep 20 2011, 10:52
|

Профессионал
    
Группа: Свой
Сообщений: 1 262
Регистрация: 13-10-05
Из: Санкт-Петербург
Пользователь №: 9 565

|
PCAD200x. Рисую схемы и развожу. Только ручная разводка. Только свои библиотеки.
Смотрю здесь все используют сквозное проектирование, симуляцию с моделированием и 3D. Мне это не нужно. Потому пакеты типа Альтиума и прочие - я даже не рассматриваю как альтернативу.
Под ручной разводкой имею ввиду - что я просто рисую линии в слоях и только затем, когда вид участка цепи меня устраивает - цепляю за рисунок связи. Так мне быстрее и легче редактировать. Типовые проекты - 100 компонентов, 1000 падов, 400 дыр, 300 связей (BGA,DDR,DC/DC,LVDS...) до 6 слоёв, без HDI.
С удовольствием перейду на что-то попроще, но нужны DRC, Gerber, Variants, связи и возможности разноцветной печати.
|
|
|
|
|
Sep 20 2011, 14:36
|

Профессионал
    
Группа: Свой
Сообщений: 1 262
Регистрация: 13-10-05
Из: Санкт-Петербург
Пользователь №: 9 565

|
Цитата(Uree @ Sep 20 2011, 17:19)  Хм... Связка DDR(2,3)/LVDS + ПКАД + попроще звучит странно. Длины и разность фаз диффпар в проджект менеджере проверяете? Даже не знаю кто это -"проджект менеджер"  Диффпары LVDS выравниваю ручками по NetInfo в PCB. Специально посмотрел сейчас: 47.616мм/47.609мм - пашет на 600Мбит. SDRAM на 125МГц развёл во внутренних слоях без особого выравнивания - работает. Стек не согласован, на волю китайцев. Проект на DDR3_800 - сейчас приостановлен - слишком жрут терминаторы - попробую тоже на LPDDR400, не вижу препятствий. Странно, не странно - посоветуйте попроще, без автотрассировщиков и проджект менеджеров, чтоб лишь линии по цепям соединял, типа паинта  У меня есть и операционники, и АЦП/ЦАП, и ФАПЧи, и модуляторы и процы разные - но зачем это всё симулить в каде, когда для каждого случая есть свой софт, заточенный. И ребята, автор просил не флудить - посоветуйте лучше самую простую , но надёжную рисовалку для плат.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|