Цитата
Вы хоть скажите, для какого это семейства ПЛИС и в чем моделируете...
Для ПЛИС семейства Virtex V50PQ240 нужно смоделировать в Xilinx Foundation 4.1
Цитата
Почему clock прерывается?
Это один из вариантов, который тоже не заработал. Сначала по перепадам на входе CLKA по адресам 1C8, 112, 1D0 заносятся данные 01. потом по перепадам на входе CLKB из адресов 112 и 1С8 пытаюсь считать значение 01.
Цитата
почему WE постоянно высокий?
Так в описании указано.
Цитата
The data on the DIN port is written into the memory location selected by the address on the active edge of the clock when WE is active
Цитата
и какой у него вообще активный уровень
Активный уровень единица.
Цитата
почему адреса чтения не повторяют адреса записи?
Повторяются адреса 112 и 1С8.
Цитата
почему наконец данные для записи не меняются (все время 01)
Я всего лиш хочу разобраться как это работает, получить хоть что-то на выходе. В данном случае 01.