Цитата(varostov @ Oct 4 2011, 21:00)

Принципиальная возможность есть: [url="http://ww1.microchip.com/downloads/en/AppNotes/01387A.pdf"/url]
[url="http://www.microchip.com/stellent/idcplg?IdcService=SS_GET_PAGE&nodeId=1406&dDocName=en555047"/url]
Так как основной обмен с LCD идёт по DMA, ресурсов контроллера должно хватить.
AppNotes - 01387A.pdf я смотрел и возникло много вопросов:
1. При частоте обновления экрана 60 Гц частота строк составит 60*272 = 16.32 кГц,
соответственно Тстр = 61.27 мкс. За это время, как я понял, РМР должен по ДМА
передать 480 слов по два байта. Частота передачи этих слов составит
480 / 61.27 = 7.8 МГц. Почему в статье рассматривается pixel clock of 13 MHz.
2. Из этой статьи непонятно на каком интерфейсе сидит SRAM и почему ее работа должна быть
связана с частотой пикселей: “SRAM with support for these pixel clocks …”.
3. Я рассматривал такую картину работы:
- CPU должен загрузить за 61.27 мкс 480 слов во внешнее ОЗУ. Это его единственная
жесткая временная задача. Частота работы с ОЗУ любая в рамках этих требований.
- передатчик DMA должен переключатся с одного буфера внешнего ОЗУ на другой
через каждые 61.27 мкс для поддержки передачи непрерывного потока пикселей на дисплей.