реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> OMAP-L138+Spartan6+FLASH+FLASH
tonloon
сообщение Oct 13 2011, 02:44
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 25
Регистрация: 18-11-09
Из: Томск
Пользователь №: 53 708



Доброго времени суток.
Разрабатывается плата на которой будут стоять OMAP-L13 и Spartan6.
Требуется поставить FLASH для процессора и FLASH для ПЛИС так, чтобы была возможность записи со стороны процессора в каждую FLASH.
Пожалуйста подскажите какие интерфесы лучше задействовать.

Прошу прощения, возможна эта тема более уместна в разделе
Цифровая обработка сигналов (ЦОС) - Digital Signal Processing (DSP) > Сигнальные процессоры и их программирование - DSP

Сообщение отредактировал tonloon - Oct 13 2011, 07:38
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Oct 13 2011, 08:46
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



То есть процессор пишет обе флэшки, а читает он и FPGA каждый свою? Вы спрашиваете про интерфейс между CPU и FPGA, или вы пока еще выбираете интерфейс flash (SPI, parallel NOR, NAND)?
Go to the top of the page
 
+Quote Post
tonloon
сообщение Oct 13 2011, 09:16
Сообщение #3


Участник
*

Группа: Участник
Сообщений: 25
Регистрация: 18-11-09
Из: Томск
Пользователь №: 53 708



Процессор должен уметь писать в обе флешки. Читать флешку ПЛИС процессору не нужно.
Тут получается интерфейс между тремя устройствами)

Основной обмен данных между процессором и ПЛИС будет по uPP.
Go to the top of the page
 
+Quote Post
XVR
сообщение Oct 13 2011, 10:59
Сообщение #4


Гуру
******

Группа: Свой
Сообщений: 3 123
Регистрация: 7-04-07
Из: Химки
Пользователь №: 26 847



Цитата
Требуется поставить FLASH для процессора и FLASH для ПЛИС так, чтобы была возможность записи со стороны процессора в каждую FLASH.
Пожалуйста подскажите какие интерфесы лучше задействовать.
Лучше не ставить FLASH для ПЛИС вообще, а загружать ее через процессор
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Oct 13 2011, 11:37
Сообщение #5


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Цитата(tonloon @ Oct 13 2011, 13:16) *
Процессор должен уметь писать в обе флешки. Читать флешку ПЛИС процессору не нужно.
Тут получается интерфейс между тремя устройствами)

Основной обмен данных между процессором и ПЛИС будет по uPP.

Интерфейса между тремя устройствами не получается. Flash подключена к FPGA, FPGA по uPP получает данные и записывает. Если бы у вас например flash была бы SPI и интерфес FPGA<->CPU тоже SPI, то можно бы было говорить о каком-нибудь SPI bypass. А так логику записи проще в FPGA реализовать.
Go to the top of the page
 
+Quote Post
tonloon
сообщение Oct 14 2011, 04:17
Сообщение #6


Участник
*

Группа: Участник
Сообщений: 25
Регистрация: 18-11-09
Из: Томск
Пользователь №: 53 708



Флэш будет SPI.
uPP является дополнительным интерфейсом между ПЛИС и процессором - его в расчет не берем. Лучше бы я о нем не упоминал rolleyes.gif
Go to the top of the page
 
+Quote Post
voyt
сообщение Oct 29 2011, 18:15
Сообщение #7


Частый гость
**

Группа: Свой
Сообщений: 75
Регистрация: 31-07-06
Из: Москва
Пользователь №: 19 223



bb-offtopic.gif
Прошу прощение за оффтопик. Может кому будет интересно. Если нужно разработать Linux-драйвер для UPP, то обращайтесь: dv[СОБАКА]voytik.ru
Мне нужна доска. Я территориально нахожусь в Москве.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 20th July 2025 - 07:45
Рейтинг@Mail.ru


Страница сгенерированна за 0.0137 секунд с 7
ELECTRONIX ©2004-2016