реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Использование SDRAM в FPGA проектах Altium Designer, Как использовать внешнюю память MT46V32M16 ?
Volodin K.I.
сообщение Oct 31 2011, 21:39
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 45
Регистрация: 5-12-07
Пользователь №: 33 012



Здравствуйте.

Есть такая проблема. Нет совершенно никакой информации по плате Spartan 3E Starter Kit в плане работы с установленной на ней памятью.
Поднял на TSK3000: GPIO, PWM, SPI. Теперь нужно завести эзернет, но нужна внешняя память.
Компонент который я рассматриваю для настройки - WB_MEM_CTRL.

На родной плате разработчика установлена MT48LC16M16A2TG, а на моей - MT46V32M16.

Подскажите что делать чтобы настроить работу на этой плате с памятью или ее частью?

Заранее спасибо.

Сообщение отредактировал Volodin K.I. - Nov 1 2011, 18:23
Go to the top of the page
 
+Quote Post
VladimirB
сообщение Nov 2 2011, 09:55
Сообщение #2


Знающий
****

Группа: Свой
Сообщений: 614
Регистрация: 12-06-09
Из: рядом с Москвой
Пользователь №: 50 219



Цитата(Volodin K.I. @ Nov 1 2011, 01:39) *
Здравствуйте.
Есть такая проблема. Нет совершенно никакой информации по плате Spartan 3E Starter Kit в плане работы с установленной на ней памятью.
Поднял на TSK3000: GPIO, PWM, SPI. Теперь нужно завести эзернет, но нужна внешняя память.
Компонент который я рассматриваю для настройки - WB_MEM_CTRL.
На родной плате разработчика установлена MT48LC16M16A2TG, а на моей - MT46V32M16.
Подскажите что делать чтобы настроить работу на этой плате с памятью или ее частью?
Заранее спасибо.


***Altium takes "Low-RISC" approach to 32-bit system development on FPGAs.

Вам нужен Memory Interface Generator (MIG) для генерации контроллера DDR памяти. Он встроен в Xilinx Core Generator в последних версиях ISE.
В принципе на его выходе генерятся исходники в RTL и файл констреинтов. Вопрос можно ли внешние исходники прикрутить к вашему Альтиуму?
И чем обусловлен такой экзотический выбор процессора?

Go to the top of the page
 
+Quote Post
Volodin K.I.
сообщение Nov 3 2011, 07:02
Сообщение #3


Участник
*

Группа: Участник
Сообщений: 45
Регистрация: 5-12-07
Пользователь №: 33 012



Цитата(VladimirB @ Nov 2 2011, 13:55) *
***Altium takes "Low-RISC" approach to 32-bit system development on FPGAs.

Вам нужен Memory Interface Generator (MIG) для генерации контроллера DDR памяти. Он встроен в Xilinx Core Generator в последних версиях ISE.
В принципе на его выходе генерятся исходники в RTL и файл констреинтов. Вопрос можно ли внешние исходники прикрутить к вашему Альтиуму?
И чем обусловлен такой экзотический выбор процессора?


Исходники можно добавить к проекту, это да. Только там при генерации шина другая - wishbone.
Процессор типа опенсорсный и ядра к нему такие же, однако не удалось поднять wb_ddr с opencores.org .
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 12:13
Рейтинг@Mail.ru


Страница сгенерированна за 0.01355 секунд с 7
ELECTRONIX ©2004-2016