реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> Внутрисистемное программирование EPCS, Доступ к конфигурационной микросхеме из ПЛИС. Altera. Quartus
Ethereal
сообщение Apr 5 2013, 09:33
Сообщение #1


Частый гость
**

Группа: Свой
Сообщений: 114
Регистрация: 7-05-08
Из: РФ, Москва
Пользователь №: 37 354



Добрый день.

Возник такой вопрос. Можно ли получить доступ к ASDI, CS, nCS сигналам доступа к конфигурационной микросхеме последовательного типа из ПЛИС.
В даташите вроде как помечено. что они работают во время загрузки, а в пользовательском режиме доступа к ним нет (и Ква, что характерно, назначать эти пины не позволяет).

Вместе с тем, встречал упоминания о том, что в EPCS можно удаленно (в плане без джитага и всяких наворотов, типа микроконтроллеров, которые занимаются такой операцией) перезалить прошивку, и выделить часть области памяти под собственные нужды (конфигурационные параметры, и прочее). При этом нигде не написано, как это сделать.

В юзергайдах видел, что такую возможность, вроде бы, предоставляет Ниос, но пихать процессор в проект только ради такого удовольствия мне не очень хочется. Хотелось бы воспользоваться или соответствующим ИП, или собственным велосипедом.

Stratix 3.
EPCS64.


--------------------
SystemVerilog - язык, заточенный Альтерой под свои кристаллы теми же приемами использования примитивов, что и AHDL. ©
Go to the top of the page
 
+Quote Post
Копейкин
сообщение Apr 5 2013, 09:48
Сообщение #2


Частый гость
**

Группа: Участник
Сообщений: 190
Регистрация: 7-11-07
Из: С-Петербург
Пользователь №: 32 134



Мне кажется, IP epcs_flash_controller (EPCS Device Controller Core) обеспечивает такую возможность.
Но он цепляется на Avalon-MM...
Go to the top of the page
 
+Quote Post
IL-76
сообщение Apr 5 2013, 09:51
Сообщение #3


Частый гость
**

Группа: Свой
Сообщений: 82
Регистрация: 16-03-09
Из: ex USSR
Пользователь №: 46 167



Не нужно никакого Авалона, ключевое слово altasmi_parallel.
Go to the top of the page
 
+Quote Post
Ethereal
сообщение Apr 5 2013, 11:11
Сообщение #4


Частый гость
**

Группа: Свой
Сообщений: 114
Регистрация: 7-05-08
Из: РФ, Москва
Пользователь №: 37 354



Цитата(IL-76 @ Apr 5 2013, 13:51) *
Не нужно никакого Авалона, ключевое слово altasmi_parallel.

Спасибо, я почитал описание, вроде, то что нужно.
Я правильно понимаю, что асми после создания инстанса само вешается на нужные ножки, не напрягая разработчика лишними телодвижениями с залезанием в пин планер и ручным назначением пинов? То есть там только юзер интерфейс для отправляемых/получаемых данных и сопутствующие сигналы, и все?


--------------------
SystemVerilog - язык, заточенный Альтерой под свои кристаллы теми же приемами использования примитивов, что и AHDL. ©
Go to the top of the page
 
+Quote Post
Dzot
сообщение Apr 5 2013, 12:03
Сообщение #5





Группа: Новичок
Сообщений: 3
Регистрация: 28-03-12
Пользователь №: 71 062



Да, вы все правильно поняли. Никаких дополнительных коннектов не требуется.
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 08:52
Рейтинг@Mail.ru


Страница сгенерированна за 0.01404 секунд с 7
ELECTRONIX ©2004-2016