Цитата(Alexsandr000 @ Dec 18 2013, 10:19)

Кто знает, как влияет подключение в проект ise ChipScope?
Смысл в чем, без чипскопа проект работает как часы, но стоит добавить чипскоп, данные с etherneta уже не принимаются
Приветствую!
В результате применения в своих проектах ChipScope Вы затрачиваете n-ое количество ресурсов ПЛИС. А зачастую XST просто создаёт новую карту соединений, т.е. разводит по новой с учетом новой загрузки кристала.
Если в результате работы данные отваливаются это говорит о том, что изменилаль длина соединений на некоторых участках проекта, которые отвечают за прием данных по ethernet.
Это достаточно частая проблема. Для её решения необходимо:
1. Точно уяснить для себя, что все блоки могут работать на установленной тактовой частоте (уровень логики допустим или логическая задержка не превышает период дискретизации);
2. Если п.1. решен, тогда стоит обратить внимание на глобализацию клока в проекте, а также на способ деления/умножения тактов (если такое имеется).
3. Синтезатор, имплементатор и генератор выходного битового файла имеют собственные настройки. Стоит внимательно изучить их назначение и провести ряд экспериментов для сравнения.
4. Так же указать/проверить ограничения в *.ucf файле.
5. Проанализировав соотношения занято/свободно по ресурсам ПЛИС и изменить в настройках проекта стратегию разводки кристалла.
Указанный порядок соблюдать не обязательно=) Писал по порядку, как вспоминалось.
P.S. Очень многое зависит от используемого кристала и колличестве задействованных ресурсов. Из собственного опыта скажу, что для новых проектов загрузка кристала по основным параметрам должна быть не более 60%. Это объясняется тем, что со временем проект все равно немного обрастет, ну и конечно же для чипскопа местечка оставляю.
Победа - это когда N раз упал и N+1 раз встал.