Мои тормозные итоги:
Домашний комп, атлон XP 2600, 512 мб ОЗУ одноканал. DDR, 333мгц
винда XP SP2 квартус 5.0 SP1 Почему-то SP1.04...
Время 12:37 при средней загрузке компа 98%
4982 целла и fmax=17.89 мгц
Рабочий комп, 2 х атлон MP 2100 (собственноручно пиленные из XP), 1024 мб ОЗУ одноканал. DDR, 266 мгц
linux FC4 квартус 5.0 SP1 почему-то без ".04"
Время 09:57 при средней загрузке компа 52%
4982 целла и fmax=17.19 мгц
Домашний комп, атлон XP 2600, 512 мб ОЗУ одноканал. DDR, 333мгц
винда XP SP2 квартус 5.1
Время 14:41 при средней загрузке компа 98% Первый квартус, ктороый сам посчитал тотал

В остальных я ручками складывал.
4954 целла и fmax=17.9 мгц
Рабочий комп, 2 х атлон MP 2100 (собственноручно пиленные из XP), 1024 мб ОЗУ одноканал. DDR, 266 мгц
linux FC4 квартус 5.0 SP1 почему-то без ".04"
ДВА КВАРТУСА ВПАРАЛЛЕЛЬ ОДНОВРЕМЕННО КОМПИЛЯТ ОДНО И ТО ЖЕ! Чтобы оценить реальные услуги линукса. Итого на каждый квартус по процессору и по 512М ОЗУ. Прям как в домашнем. Но процессоры хилее. И шина тормознее.
Время для того, кто foreground, 10:07 для background - 10:09 при средней загрузке компа 99..100%
4982 целла и fmax=17.19 мгц
ни один комп не разогнан ни на грамм.
во всех случаях запуск производился таким образом:
cd <директорий_с_проектом>
quartus_sh --flow compile qtest
в случае с параллелизмом проект был скопирован в два директория, в первом был запущен с "&" в конце, то есть бэкграундом, потом мгновенно cd в другой, и там второй фореграундом. Все с удаленного терминала, т.е. из дома.
Внимание!!! Количество целлов взято с отчета "Analysis and synthesis", а не от фиттера. Фиттер еще потом регистры пакует, целлов меньше делает. То есть это не те целлы, которые тут большинство опубликовало.
Выводы:
1) Чем свежее квартус, тем лучше и современнее тормоза.
2) 5.1 у 5.0 сп1 выиграл 100 кгц и 28 целлов, тужась лишние пару минут. По линуксу и 5.1 в понедельник/вторник скажу - нада инсталлировать. Дистанционно не выйдет

так как дистрибутив еще дома.
3) Линуксовый 5.0 сп1 почему-то не такой как виндовый, проиграл в fmax аж 700кгц!!! Правда мож я какой патч на него не доставил....
4) Вообще супротив 4.х 5-й квартус это сверхтормоз.
5) Линукс при равных условиях (два процесса впараллель на машине в два раза большей мощности делает винду как малого и недоношенного ребенка. 10 минут при проце 2100 и шине 266 против 12.5 минут на 2600 и 333.
6) Квартус не поддерживает мультипроцессорность. Если бы поддерживал - тест №2 показал бы лучшие результаты.
логи в том же порядке, что и итоги были.
----WinXP, 5.0 SP1 ----------------------------------------------------------
Info: Running Quartus II Analysis & Synthesis
Info: Version 5.0 Build 168 06/22/2005 Service Pack 1.04 SJ Full Version
Info: Implemented 4982 logic cells
Info: Elapsed time: 00:02:39
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Fitter placement preparation operations ending: elapsed time is 00:00:33
Info: Fitter placement operations ending: elapsed time is 00:07:26
Info: Fitter routing operations ending: elapsed time is 00:00:47
Info: Elapsed time: 00:09:42
Info: *******************************************************************
Info: Running Quartus II Assembler
Info: Elapsed time: 00:00:05
Info: *******************************************************************
Info: Running Quartus II Timing Analyzer
Info: Clock "CLK" has Internal fmax of 17.89 MHz between source register "lpm_divide:inst|lpm_divide_vli:auto_generated|sign_div_unsign_m5i:divider|a
lt_u_div_18g:divider|DFFStage[72]" and destination register "lpm_divide:inst|lpm_divide_vli:auto_generated|sign_div_unsign_m5i:divider|a
lt_u_div_18g:divider|DFFStage[114]" (period= 55.886 ns)
Info: Elapsed time: 00:00:11
-----Linux, 5.0 SP1 -------------------------------------------------
[sm@serv qtst]$ quartus_sh --flow compile qtest
Info: Running Quartus II Analysis & Synthesis
Info: Version 5.0 Build 168 06/22/2005 Service Pack 1 SJ Full Version
Info: Implemented 4982 logic cells
Info: Elapsed time: 00:01:40
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Fitter placement preparation operations ending: elapsed time is 00:00:31
Info: Fitter placement operations ending: elapsed time is 00:06:02
Info: Fitter routing operations ending: elapsed time is 00:00:59
Info: Elapsed time: 00:08:08
Info: *******************************************************************
Info: Running Quartus II Assembler
Info: Elapsed time: 00:00:03
Info: *******************************************************************
Info: Running Quartus II Timing Analyzer
Info: Clock "CLK" has Internal fmax of 17.19 MHz between source register "lpm_divide:inst|lpm_divide_uli:auto_generated|sign_div_unsign_l5i:divider|a
lt_u_div_08g:divider|DFFStage[107]" and destination register "lpm_divide:inst|lpm_divide_uli:auto_generated|sign_div_unsign_l5i:divider|a
lt_u_div_08g:divider|DFFStage[162]" (period= 58.179 ns)
Info: Elapsed time: 00:00:06
-------WinXP, 5.1 ------------------------------------------------------
Info: Running Quartus II Analysis & Synthesis
Info: Version 5.1 Build 176 10/26/2005 SJ Full Version
Info: Implemented 4954 logic cells
Info: Elapsed time: 00:02:54
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Fitter placement preparation operations ending: elapsed time is 00:01:00
Info: Fitter placement operations ending: elapsed time is 00:08:41
Info: Fitter routing operations ending: elapsed time is 00:00:46
Info: Elapsed time: 00:11:21
Info: *******************************************************************
Info: Running Quartus II Assembler
Info: Elapsed time: 00:00:05
Info: *******************************************************************
Info: Running Quartus II Timing Analyzer
Info: Clock "CLK" has Internal fmax of 17.9 MHz between source register "lpm_divide:inst|lpm_divide_vli:auto_generated|sign_div_unsign_m5i:divider|a
lt_u_div_18g:divider|DFFStage[72]" and destination register "lpm_divide:inst|lpm_divide_vli:auto_generated|sign_div_unsign_m5i:divider|a
lt_u_div_18g:divider|DFFStage[109]" (period= 55.875 ns)
Info: Elapsed time: 00:14:41
--------Linux, 5.0 SP1, 2xQuartus in parallel, foreground job--------------
Info: Running Quartus II Analysis & Synthesis
Info: Version 5.0 Build 168 06/22/2005 Service Pack 1 SJ Full Version
Info: Implemented 4982 logic cells
Info: Elapsed time: 00:01:42
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Fitter placement preparation operations ending: elapsed time is 00:00:31
Info: Fitter placement operations ending: elapsed time is 00:06:07
Info: Fitter routing operations ending: elapsed time is 00:01:01
Info: Elapsed time: 00:08:15
Info: *******************************************************************
Info: Running Quartus II Assembler
Info: Elapsed time: 00:00:04
Info: Running Quartus II Timing Analyzer
Info: *******************************************************************
Info: Clock "CLK" has Internal fmax of 17.19 MHz between source register "lpm_divide:inst|lpm_divide_uli:auto_generated|sign_div_unsign_l5i:divider|a
lt_u_div_08g:divider|DFFStage[107]" and destination register "lpm_divide:inst|lpm_divide_uli:auto_generated|sign_div_unsign_l5i:divider|a
lt_u_div_08g:divider|DFFStage[162]" (period= 58.179 ns)
Info: Elapsed time: 00:00:06
--------Linux, 5.0 SP1, 2xQuartus in parallel, background job--------------
Info: Running Quartus II Analysis & Synthesis
Info: Version 5.0 Build 168 06/22/2005 Service Pack 1 SJ Full Version
Info: Implemented 4982 logic cells
Info: Elapsed time: 00:01:41
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Fitter placement preparation operations ending: elapsed time is 00:00:31
Info: Fitter placement operations ending: elapsed time is 00:06:10
Info: Fitter routing operations ending: elapsed time is 00:01:01
Info: Elapsed time: 00:08:19
Info: *******************************************************************
Info: Running Quartus II Assembler
Info: Elapsed time: 00:00:03
Info: Running Quartus II Timing Analyzer
Info: *******************************************************************
Info: Clock "CLK" has Internal fmax of 17.19 MHz between source register "lpm_divide:inst|lpm_divide_uli:auto_generated|sign_div_unsign_l5i:divider|a
lt_u_div_08g:divider|DFFStage[107]" and destination register "lpm_divide:inst|lpm_divide_uli:auto_generated|sign_div_unsign_l5i:divider|a
lt_u_div_08g:divider|DFFStage[162]" (period= 58.179 ns)
Info: Elapsed time: 00:00:06