реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> virtex4 и 11 EDK, не дружат.
rv3dll(lex)
сообщение Sep 11 2009, 06:25
Сообщение #1


Полное ничтожество
*****

Группа: Banned
Сообщений: 1 991
Регистрация: 20-03-07
Из: Коломна
Пользователь №: 26 354



До сумасшествия уже дошло. Оказывается визард может сгенерировать нерабочий проект под 403 плату от ксайлинкс.
Проблема в том, что программа в принципе не работает из памяти, на шине OCM / причём что данные что инструкции помещённые туда не работают. Также не работает отладчик. Короче полная ........
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Sep 11 2009, 08:05
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Оно конечно может быть и так, но вообще-то было бы логичнее ругать чужие руки уже тогда, когда ошибка в них (чужих руках) установлена. А то, что программа на свежесгенеренном проекте не заработала - тому может быть много причин.
Go to the top of the page
 
+Quote Post
Kuzmi4
сообщение Sep 11 2009, 08:08
Сообщение #3


Гуру
******

Группа: Свой
Сообщений: 3 304
Регистрация: 13-02-07
Из: 55°55′5″ 37°52′16″
Пользователь №: 25 329



В обсчем на будущее есчё баг расскажу, может кому время сэкономит - если ставить endpoint хардварный и MIG v3.1 с фифошным переходником из endpoint домена - битстрим сгенерить нельзя будет с настрйоками для мапа по дефолту (хотя в такой конфиге все времянки ОК):
Цитата
ERROR:PhysDesignRules:1576 - Dangling pins on
block:<u_memc/u_memc/u_ddr2_top_0/u_mem_if_top/u_usr_top/u_usr_wr/.gen_wdf[1]
.u_wdf>:<FIFO36_72_EXP_FIFO36_72_EXP>. FIFO pin TIEOFFREGCEAL and
TIEOFFREGCEAU must be connected to VCC.

Если же наколдовать с настройками так чтоб времянки упали (constraint not met когда) - тогда битстрим генерится.

Саппорт сначала признался, что это их бага
Цитата
There's a known issue about this. Please check "ignore_keep_hierarchy " in MAP properties.It should fix the problem.

Однако когда их метода незаработала и я им про это собщил - настала глобальная тишина уже неделю как...
Go to the top of the page
 
+Quote Post
rv3dll(lex)
сообщение Sep 11 2009, 09:51
Сообщение #4


Полное ничтожество
*****

Группа: Banned
Сообщений: 1 991
Регистрация: 20-03-07
Из: Коломна
Пользователь №: 26 354



если установить частоту процессора 100 мегагерц - та же самая программа работает.

По порядку - визардом создаю стандартный проект под плату ML403 устанавливаю частоту процессора 200 или 300 частоту шины - 100 программа использует память подключенную к OCM - программа - пример, который создал визард не работает.

ставлю частоту процессора 100 мегагерц работает.

делаю тот-же самый проект использую старые ядра - работает на 300 тах.
Go to the top of the page
 
+Quote Post
DmitryR
сообщение Sep 11 2009, 09:57
Сообщение #5


Профессионал
*****

Группа: Свой
Сообщений: 1 535
Регистрация: 20-02-05
Из: Siegen
Пользователь №: 2 770



Я конечно очень стесняюсь спросить, но у вас времянка-то проходит на 300 МГц?
Go to the top of the page
 
+Quote Post
rv3dll(lex)
сообщение Sep 11 2009, 10:45
Сообщение #6


Полное ничтожество
*****

Группа: Banned
Сообщений: 1 991
Регистрация: 20-03-07
Из: Коломна
Пользователь №: 26 354



что такое проходит времянка??? Это стандартное соотношение частот - процессор ppc405 аппаратное устройство внутри FX кристалла. работает на 300 мегагерц влёт.

Не прошло и дня - оказывается визард 11 edk не формирует автоматом конфигурационные данные для этих шин исходя из изменений частоты при создании проекта.
Go to the top of the page
 
+Quote Post
Cont
сообщение Dec 19 2009, 20:01
Сообщение #7


Частый гость
**

Группа: Участник
Сообщений: 112
Регистрация: 10-11-06
Из: Москва
Пользователь №: 22 176



Как настроить эти параметры
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 25th July 2025 - 12:10
Рейтинг@Mail.ru


Страница сгенерированна за 0.01396 секунд с 7
ELECTRONIX ©2004-2016