реклама на сайте
подробности

 
 
 
Reply to this topicStart new topic
> LPC2148 и JTAG
alevnew
сообщение Jan 31 2010, 08:20
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 90
Регистрация: 17-05-07
Пользователь №: 27 775



Начал делать проект на LPC2148 (до этого все время делал на LPC2468).
Столкнулся с тем, что JTAG не хотел работать. Первоначально увидел в даташите по поводу ноги P0.31:
Note: This pin MUST NOT be externally pulled LOW when RESET pin is LOW or the
JTAG port will be disabled.

Подтянул на VCC, все равно не заработал.
Но потом увидел по поводу P1.26:
Note: LOW on this pin while RESET is LOW enables pins P1.31:26 to operate as
Debug port after reset

Поставил резюк на этой ноге 10К на землю, JTAG заработал.

Вот и возник вопрос: почему JTAG разрешается или запрещается двумя ногами P0.31 и P1.26 ?
Одной было не достаточно ?
Вопрос теперь уже больше философский, но все же может кто просветит ?
Go to the top of the page
 
+Quote Post
zltigo
сообщение Jan 31 2010, 08:31
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 13 372
Регистрация: 27-11-04
Из: Riga, Latvia
Пользователь №: 1 244



Цитата(alevnew @ Jan 31 2010, 11:20) *
Вот и возник вопрос: почему JTAG разрешается или запрещается двумя ногами P0.31 и P1.26 ?

P0.31 это не JTAG - это некий недокументированный внутренний тестовый режим - не работает не только JTAG. Этот пин имеет еще ограничения будьте внимательны и прочитайте один раз документ внимательно полностью.


--------------------
Feci, quod potui, faciant meliora potentes
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 19:22
Рейтинг@Mail.ru


Страница сгенерированна за 0.01364 секунд с 7
ELECTRONIX ©2004-2016