Komanch, Отделите мух от котлет и всё станет ясно и понятно: "АЦП и ЦАП используют одну и ту же шину SPI" - это данность, не подлежащая обсуждению? Тогда она и определяет пропускную способность всей системы. Вариант непосредственной передачи данных с АЦП в ЦАП, наверное, не рассматриваем, так как по условию их надо прогонять через ПЛИС ("Пока что без всякого изменения сигнала в ПЛИС", то есть "потом будет"?). Раз шина одна, а данные будут разные - значит по-очереди. Тут вариантов нет. Определитесь с максимальной скоростью передачи по SPI, которую допускает эта плата. Посчитайте время, требуемое для передачи всех битов измеренного значения с АЦП, добавьте время на передачу этих же битов в ЦАП, добавьте два времени переключения шины (К АЦП и к ЦАП) - получите минимальный период оцифровки (ПЛИС тут пока совершенно не при чём). Ответьте на вопрос "Удовлетворяет ли полученная максимальная частота оцифровки требованиям к системе?". Если "да", то просто реализуйте требуемую диаграмму тактировки АЦП и передачи по SPI на ПЛИС.
|