реклама на сайте
подробности

 
 
> Модель алгоритма "цифра за цифрой" в Simulink, хочу разобраться
Nemoji
сообщение May 13 2015, 19:35
Сообщение #1





Группа: Новичок
Сообщений: 4
Регистрация: 26-04-15
Пользователь №: 86 393



Здравствуйте, уважаемы форумчане! Совсем недавно познакомился с методом вычисления фазы по средствам алгоритма "CORDIC" (у нас в литературе "Цифра за цифрой"). Описал модель на HDL, протестировал, все работает - доволен (отдельное спасибо скажу этой теме CORDIC и ее дискуссорам ). Но пока искал. как это сделать, на 1 из форумов наткнулся на Simulink модель этого же алгоритма (там же и узнал, что такое Simulink? пожалуйста сильно не "плюйтесь" я сомучка пока), она меня заинтересовала очень своей наглядностью, хочется разобраться.
Сама модель состоит из нескольких блоков/подсистем, я не могу разобраться в их назначение не могли бы Вы мне в этом помочь. Саму модель, естесно, прилагаю.
PS то, что снаружи, вроде интуитивно понятно, но совсем глухо то, что происходит в самом вычислительном ядре что там за что отвечает.
Если необходимо/не открывается модель, могу выложить скриншоты блоков

Сообщение отредактировал Nemoji - May 13 2015, 19:36
Прикрепленные файлы
Прикрепленный файл  model.zip ( 21.65 килобайт ) Кол-во скачиваний: 17
 
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 1)
syoma
сообщение May 16 2015, 16:53
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 817
Регистрация: 14-02-07
Из: наших, которые работают за бугром
Пользователь №: 25 368



В в хелпе блоксета Xilinx DSP System Generator есть хорошее описание этого алгоритма и реализация на FPGA
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 20th July 2025 - 17:04
Рейтинг@Mail.ru


Страница сгенерированна за 0.01276 секунд с 7
ELECTRONIX ©2004-2016