|
MAX1472 – Самый маленький передатчик диапазона 433 МГц, Как же в нем устроен и работает умножитель? Разьясните, please |
|
|
|
Aug 18 2007, 03:08
|

Участник

Группа: Участник
Сообщений: 72
Регистрация: 1-08-07
Пользователь №: 29 493

|
MAX1472 – Самый маленький передатчик диапазона 433 МГц Как же в нем устроен и работает умножитель? Разьясните, please Микросхема MAX1472 на одном из сайтов была представлена как самый маленький передатчик диапазона 433 МГц – (корпус SOT23). Прошу знатоков разьяснить, как же в этом передатчике работает умножитель? – (просьба дать краткие ссылки на теорию, но желательно не на книги в бумажном виде, достать которые мне, может быть, будет проблематично.). Хотя, впрочем, пусть для полного счастья будут ссылки и на такие книги. Судя из информации из DATA SHEET на эту микросхему, выходная частота получается путем умножения в 32 раза частоты задающего генератора на кварцевом резонаторе. Например, для получения рабочей частоты в 433,92 МГц резонатор должен быть на 13,56 МГц. С умножителями на катушках как – то понятно более – менее: настраивается контур в резонанс на частоту нужной гармоники и т. д. А вот здесь в микросхеме катушек нет. Как в ней задается нужная кратность умножения и какой принцип работы в ней умножителя? Меня это интерисует также еще и в том плане, а нельзя ли было бы в случае необходимости склепать подобный умножитель (также совсем без катушек и на дискретных элементах), используя заложенный в этой микросхеме принцип умножения частоты. И как задать кратность умножения в таком случае, причем не только в четное число раз? Скажем, хотелось бы умножить сигнал не только в 32 раза, а скажем в три раза. Неужели в схемотехнике этой микросхеме применяются цифровые элементы вместе с аналоговыми? Встречал публикации об умножении аналоговых сигналов, но только там применяют катушки. А здесь в микросхеме катушек нет. В том числе они не применяются и в обвязке микросхемы (для умножения) - (смотрите DATA SHEET). Хотелось бы поэкспериментировать и сообразить что – то без катушек, как в упомянутой мной микросхеме. Просьба указать ссылки на теорию и практику по этому вопросу (умножение аналоговых сигналов без катушек индуктивности), если кто – то что – то об этом знает. Прилагаю к сообщению DATA SHEET упомянутой микросхемы MAX1472 для ознакомления. Кроме того, если кому об этом известно, то просьба сообщить, а нет ли подобных микросхем у других производителей ну и цены на них?
|
|
|
|
|
 |
Ответов
(1 - 5)
|
Aug 18 2007, 08:55
|

Местный
  
Группа: Свой
Сообщений: 468
Регистрация: 13-10-06
Из: Россия, Томск
Пользователь №: 21 291

|
Умножитель в этой микросхеме сделан на том же принципе , что и генераторы тактовой частоты DSP, x86 и прочих процессоров. Собственно, идея простая - управляемый напряжением генератор и схема фазовой автоподстройки. Генератор может быть, к примеру, RC - типа. Кратность умножения зависит от соотношения делителей частоты, входящих в петлю ФАПЧ. Принцип работы: имеется опорный генератор (кварцевый) и ГУН (генератор, управляемый напряжением). Теперь надо сравнить частоты опорного и управляемого генераторов. Для этого используем фазовый детектор, как не дающий погрешности сравнения частот. Опорную частоту подаем с кварцевого генератора, второй сигнал - с управляемого. Если наша цель - умножение частот, то нужно поделить частоту управляемого генератора в N раз, где N - коэффициент умножения. Если наша цель - деление частоты, то нужно поделить частоту задающего генератора в M раз, где M - коэффициент деления. (Ну собственно, для целочисленного деления можно обойтись и просто цифровым счетчиком-делителем). Если использовать два делителя, для опорного генератора и для управляемого, то можно получить нецелый коэффициент умножения или деления, например, если делитель опорного генератора имеет коэффициент 3, а делитель управляемого генератора - коэффициент 7, то получим коэффициент умножения 7/3 ( 2,3(3) ). На дискретных компонентах собрать можно, только зачем? Не лучше ли использовать готовые микросхемы петли ФАПЧ с настраиваемыми делителями (мы когда-то использовали такую, управление по шине IIC микроконтроллером).
|
|
|
|
|
Aug 18 2007, 09:32
|
Частый гость
 
Группа: Новичок
Сообщений: 136
Регистрация: 18-08-06
Из: Novosibirsk
Пользователь №: 19 655

|
Дык, в pdf сказано: Phase-Locked Loop The PLL block contains a phase detector, charge pump, integrated loop filter, VCO, 32X clock divider, and crystal oscillator. По-русски эта штука называется петля ФАПЧ (Фазовой Автоподстройки Частоты). Можно почитать в книге П.Хоровиц,У.Хилл_Искусство_схемотехники. том 2 в издании 1986 г. (и, кажется 1984 тоже) это глава 9.31. Синтезаторы частоты на PLL сейчас делают все, кому не лень, и в виде отдельных микросхем и как часть более сложных схем. Например, Analog Devices: PLL synthesizers/VCOs
|
|
|
|
|
Aug 18 2007, 10:58
|
старушка-процентщица
   
Группа: Свой
Сообщений: 817
Регистрация: 8-03-06
Пользователь №: 15 067

|
Цитата(WEST128 @ Aug 18 2007, 12:55)  Умножитель в этой микросхеме сделан на том же принципе , что и генераторы тактовой частоты DSP, x86 и прочих процессоров. Собственно, идея простая - управляемый напряжением генератор и схема фазовой автоподстройки. Генератор может быть, к примеру, RC - типа. Кратность умножения зависит от соотношения делителей частоты, входящих в петлю ФАПЧ. Мне кажется, что называть такие штуки умножителями не совсем корректно. В схеме изначально присутствует генератор на требуемую частоту (ГУН). Всё остальное: делители, ФД, ОГ используются только для повышения его стабильности и точности. А умножитель действительно умножает в какое-то число раз.И с каждым умножением стабильность и точность ухудшается. Логично называть "это" петлей ФАПЧ.
|
|
|
|
|
  |
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|