реклама на сайте
подробности

 
 
> DSSS demodulation
alter
сообщение May 16 2005, 17:46
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 43
Регистрация: 14-01-05
Из: MSK
Пользователь №: 1 954



Пришлось столкнуться с ШПС - модуляция-демодуляция сигналов с прямым расширением спектра.Что-то никак не разберусь.

Вид модуляции QPSK, OQPSK.
Хотелось бы оцифроваться на ПЧ и всю обработку сделать в FPGA.
А непонятно вот что - как происходит тактовая синхронизация в демодуляторе DSSS.
Ну, насколько я понимаю последовательность действий такова:

1. Расквадратуриваем, сносим в ноль --> имеем квадратуры I и Q следующие с частотой 2*Fchip (я всё правильно говорю???)
2. Понятно,что далее вроде должен стоять блок под названием despresder, который из себя представляет коррелятор. Вот вопрос - на какой частоте он работает - на 2*Fchip (отсчеты на 2*Fchip умножаются на ПСП с частотой Fchip)?
3. Далее обнаружитель (как я понимаю компаратор сравнивающий с неким порогом) выход которого должен как-то управлять (подстраивать) частотой Fchip.
4. демодулятор QPSK.

И как это всё завязано, что-то не очень укладывается в голове (тактовая синхронизация)...

Никто не сталкивался с такими системами?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 1)
Pham Thanh Giang
сообщение May 19 2005, 13:06
Сообщение #2


Участник
*

Группа: Участник
Сообщений: 29
Регистрация: 10-05-05
Из: Vietnam
Пользователь №: 4 870



В www.altera.com есть DSSS Modem Reference Design
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 20th July 2025 - 11:11
Рейтинг@Mail.ru


Страница сгенерированна за 0.01361 секунд с 7
ELECTRONIX ©2004-2016