реклама на сайте
подробности

 
 
> Как правильно описать сигнал
chel
сообщение Sep 3 2008, 18:50
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 26
Регистрация: 8-11-05
Пользователь №: 10 572



Здравствуйте. Использую Xilinx Spartan3. На нём реализовано pci ядро + дополнительный проект. После выполнения ряда определённых процедур мне нужно падать на плату pci команду окончания конфигурации. До подачи этой команды 90 % проекта не должны быть "активным". А после этой команды проект должен начать обрабатывать данные. Могу ли я просто при подаче этой команды взвести какой-либо регистр, а его выход завести на асинхронные входы сброса всего остального. Поставит ли компилятор ISE буфер сам или мне нужно это делать? И как мне увязать этот сигнал
с отдельным входом сброса pci, который подаётся на сброс всех элементов при включении питания? Может вообще нужно сделать как-то по другому?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 3)
XVR
сообщение Sep 4 2008, 10:47
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 3 123
Регистрация: 7-04-07
Из: Химки
Пользователь №: 26 847



Цитата(chel @ Sep 3 2008, 22:50) *
Здравствуйте. Использую Xilinx Spartan3. На нём реализовано pci ядро + дополнительный проект. После выполнения ряда определённых процедур мне нужно падать на плату pci команду окончания конфигурации.
Это что за команда?

Цитата
До подачи этой команды 90 % проекта не должны быть "активным". А после этой команды проект должен начать обрабатывать данные.
Ага, т.е. надо просто включить остальные 90% проекта

Цитата
Могу ли я просто при подаче этой команды взвести какой-либо регистр
Да

Цитата
а его выход завести на асинхронные входы сброса всего остального.
Нет.

Можно воспользоваться клоковым мультиплексором из Spartan3 (BUFGCE) и сделать отключаемый клок на те самые 90% проекта.

Ресеты лучше не трогать, а использовать их по прямому назначению smile.gif
Go to the top of the page
 
+Quote Post
chel
сообщение Sep 4 2008, 11:34
Сообщение #3


Участник
*

Группа: Участник
Сообщений: 26
Регистрация: 8-11-05
Пользователь №: 10 572



Цитата(XVR @ Sep 4 2008, 14:47) *
Это что за команда?

Ага, т.е. надо просто включить остальные 90% проекта

Да

Нет.

Можно воспользоваться клоковым мультиплексором из Spartan3 (BUFGCE) и сделать отключаемый клок на те самые 90% проекта.

Ресеты лучше не трогать, а использовать их по прямому назначению smile.gif



Спасибо за совет. Но процесс конфигурации может происходить не только 1 раз при старте, но и в процессе работы. А для начала конфигурации мне нужно привести схему ну скажем так в "стартовое" состояние, т.е. сбросить её. Насколько я понимаю остановив clk и потом его запустив схема продолжит свою работу с точки останова.
Go to the top of the page
 
+Quote Post
XVR
сообщение Sep 4 2008, 17:32
Сообщение #4


Гуру
******

Группа: Свой
Сообщений: 3 123
Регистрация: 7-04-07
Из: Химки
Пользователь №: 26 847



Цитата(chel @ Sep 4 2008, 15:34) *
Спасибо за совет. Но процесс конфигурации может происходить не только 1 раз при старте, но и в процессе работы.
Тогда ой crying.gif Придется делать полноценный reset, на Xilinx'е воспользоваться глобальным ресетом для этого не получится, он к сожалению слишком глобальный и сбросит не только нужные 90% схемы, а все 100% wacko.gif

Цитата
А для начала конфигурации мне нужно привести схему ну скажем так в "стартовое" состояние, т.е. сбросить её. Насколько я понимаю остановив clk и потом его запустив схема продолжит свою работу с точки останова.
Да
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 18th August 2025 - 07:24
Рейтинг@Mail.ru


Страница сгенерированна за 0.02161 секунд с 7
ELECTRONIX ©2004-2016