Хотелось бы получить откровения и наставления.
Ну и вразумления затем

.
Нулевая часть проекта.
Устройство содержит процессор, память и АЦП 10 бит, работающий на частоте 20 МГц (по паспорту - 48).
Все это висит на одной шине данных.
По событию АЦП заполняет память последовательно блоками по 256 КСлов. Затем может быть (не сразу) следующее измерение.
Адрес памяти формирует FPGA.
После проведения цикла измерения выходы АЦП переходят в третье состояние, и данные из памяти по DMA передается процессором в компьютер.
Особенности устройства (исследование биологических объектов):
1). От объекта измерения до входа АЦП будем считать 0 см.
2). АЦП имеет 3 источника питания (2 аналоговых и один цифровой).
3). Вокруг АЦП находится 4 узла, формирующие воздействие на исследуемый объект. Это 4 источника питания преобразовательного типа 20 В/100 мА. Эта конструкция
неизменна по ТЗ.
4). Включение этих источников производится
до цикла измерения, а выключение
после. Но наводки во время измерения никто не отменял

.
Все это должно находится на площади менее 50х50 мм.
Соответственно, выходы АЦП должны быть подсоединены к связке память-процессор.
Пока такие вопросы:
1). Можно ли данную конструкцию разбить на 2 платы: АЦП+сопутствующие устройства на одной плате 50х50 мм, процессор,память и остальные устройства - на другой? Размещение - этажеркой, общая длина шины данных (10 бит/20 МГц) - менее 50 мм.
2). Можно ли плату АЦП в случае положительного ответа сделать в 2-х слоях?
Спасибо!