реклама на сайте
подробности

 
 
> Входы PIC24FJxxxGB106, диапазон уровней логической "1"
Aqualion
сообщение Jul 28 2011, 08:46
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 25
Регистрация: 1-02-11
Из: Санкт-Петербург
Пользователь №: 62 609



Доброго дня!
Подскажите правильно ли я понял, что на входы с TTL буфером можно подавать уровень логической "1" от 1.5 до 5.5 Вольт при питании пика от 2.8 Вольт?
В частности на входы RE0-RE7.
В характеристиках написано, что минимальный и максимальный уровни Vih от 0.25Vdd+0.8 до 5.5 В для входов с TTL буфером .
Смущает то, что в таблице выводов input buffer указан как ST/TTL только для случая, когда выводы работают в режиме PMD.
Действительно ли буферы переключаются в зависимости от режима работы порта и для режима простого ввода/вывода вышеуказанное недействительно?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов (1 - 5)
xemul
сообщение Jul 28 2011, 09:54
Сообщение #2



*****

Группа: Свой
Сообщений: 1 928
Регистрация: 11-07-06
Пользователь №: 18 731



Цитата(Aqualion @ Jul 28 2011, 12:46) *
Подскажите правильно ли я понял, что на входы с TTL буфером можно подавать уровень логической "1" от 1.5 до 5.5 Вольт при питании пика от 2.8 Вольт?

Цитата
DC CHARACTERISTICS: I/O PIN INPUT SPECIFICATIONS
VIH Input High Voltage
I/O Pins Not 5V Tolerant .. 0.7 VDD - VDD
I/O Pins 5V Tolerant ......... 0.7 VDD - 5.5 V

0.7 * 2.8 = 1.96 V
Go to the top of the page
 
+Quote Post
Aqualion
сообщение Jul 28 2011, 11:24
Сообщение #3


Участник
*

Группа: Участник
Сообщений: 25
Регистрация: 1-02-11
Из: Санкт-Петербург
Пользователь №: 62 609



I/O Pins with TTL Buffer: Min Typ Max
with Analog Functions, 0.25 VDD + 0.8 - VDD
Digital Only 0.25 VDD + 0.8 - 5.5

а к какому режиму тогда вот это относится?
Go to the top of the page
 
+Quote Post
xemul
сообщение Jul 28 2011, 14:33
Сообщение #4



*****

Группа: Свой
Сообщений: 1 928
Регистрация: 11-07-06
Пользователь №: 18 731



Извините, глядел в ДШ на PIC24H.
Из TABLE 29-7, которую Вы цитировали, можно сделать вывод, что все входы, не несущие аналоговых функций (тип входного буфера не ANA), толерантны к +5 В.
На картинке Pin Diagram, пины, толерантные к +5 В, затенены, в том числе и RE0..RE9.
В TABLE 1-4 для RE0..RE9 указан тип входного буфера ST (триггер Шмитта). За лог. "1" при питании 2.8 В они будут считать напряжение от 0.8*2.8 = 2.24 В.
Go to the top of the page
 
+Quote Post
Aqualion
сообщение Jul 28 2011, 14:44
Сообщение #5


Участник
*

Группа: Участник
Сообщений: 25
Регистрация: 1-02-11
Из: Санкт-Петербург
Пользователь №: 62 609



Да про 5.5В все понятно, но меня больше интересует нижний уровень, потому как в той же табличке 1-4 эти же выводы фигурируют как PMD0...PMD7 уже с обозначением входного буфера ST/TTL, а для TTL уже более радужная картина по нижнему порогу sm.gif

Сообщение отредактировал Aqualion - Jul 28 2011, 14:45
Go to the top of the page
 
+Quote Post
Aqualion
сообщение Aug 12 2011, 08:24
Сообщение #6


Участник
*

Группа: Участник
Сообщений: 25
Регистрация: 1-02-11
Из: Санкт-Петербург
Пользователь №: 62 609



Вопрос прояснился - техподдержка микрочипа сказала, что только в режиме параллельного порта входы как TTL настроены sad.gif
Go to the top of the page
 
+Quote Post

Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 20th July 2025 - 17:03
Рейтинг@Mail.ru


Страница сгенерированна за 0.01377 секунд с 7
ELECTRONIX ©2004-2016