реклама на сайте
подробности

 
 
> HMC703LP4 Установка коэффициентов деления
duden
сообщение Dec 26 2011, 19:02
Сообщение #1


Участник
*

Группа: Свой
Сообщений: 67
Регистрация: 10-03-08
Из: Kiev
Пользователь №: 35 780



Вопрос к тем, кто пользовался данной микросхемой. Не получается установить коэффициент деления по опорному (Ref Path) каналу отличный от 1. При этом коэффициент деления по RF Path устанавливается и можно на выходе GPO увидеть деленную частоту. При подключении к GPO сигнала rdiv_pfd наблюдается сигнал входной частоты для любого значения коэффициента деления, записаного в Reg 02h REF DIV Register. В чем может быть проблемма?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
VCO
сообщение Dec 27 2011, 01:14
Сообщение #2


Voltage Control Output
******

Группа: Свой
Сообщений: 4 598
Регистрация: 21-07-09
Из: Kursk
Пользователь №: 51 436



Цитата(duden @ Dec 26 2011, 22:02) *
При подключении к GPO сигнала rdiv_pfd наблюдается сигнал входной частоты для любого значения коэффициента деления, записаного в Reg 02h REF DIV Register. В чем может быть проблемма?

Как вариант гадания на утренней кофейной гуще - бит R/W при передаче информации в Reg 02h REFDIV не выставлен в 0. Далее - скурпулёзное сличение осциллограммы сигнала с Figure 41. Serial Port Timing Diagram - HMC Mode WRITE и Table 10. SPI HMC Mode - Read Timing Characteristics (особое коварство этой посылки заключается в "нестандартном" формате передачи 24 бит данных: 1+6+24+1, т.е. 24-битовая посылка стартует с 8-м, а не 9-м положительным фронтом часов). Ну и контрольное чтение после записи также может прояснить ситуацию с помощью сличения записанных и прочтённых данных. При снятии осциллограмм в период освоения HMC700 я обычно не ленился цеплять все 4 щупа к управляющему интерфейсу, так как вовремя операции чтения они все активны. С HMC703 собираюсь работать только в следующем году, когда иссякнут запасы HMC700...


--------------------
Слово - не воробей, вылетит - не пощадит
Go to the top of the page
 
+Quote Post
duden
сообщение Dec 27 2011, 06:10
Сообщение #3


Участник
*

Группа: Свой
Сообщений: 67
Регистрация: 10-03-08
Из: Kiev
Пользователь №: 35 780



Цитата(YIG @ Dec 27 2011, 05:14) *
Как вариант гадания на утренней кофейной гуще - бит R/W при передаче информации в Reg 02h REFDIV не выставлен в 0. Далее - скурпулёзное сличение осциллограммы сигнала с Figure 41. Serial Port Timing Diagram - HMC Mode WRITE и Table 10. SPI HMC Mode - Read Timing Characteristics (особое коварство этой посылки заключается в "нестандартном" формате передачи 24 бит данных: 1+6+24+1, т.е. 24-битовая посылка стартует с 8-м, а не 9-м положительным фронтом часов). Ну и контрольное чтение после записи также может прояснить ситуацию с помощью сличения записанных и прочтённых данных. При снятии осциллограмм в период освоения HMC700 я обычно не ленился цеплять все 4 щупа к управляющему интерфейсу, так как вовремя операции чтения они все активны. С HMC703 собираюсь работать только в следующем году, когда иссякнут запасы HMC700...


Регистры я пишу и читаю. Прочитаное соответствует тому что пишется. На запись в регистры Reg 00h (Soft reset), Reg 03h Frequency Register - Integer Part,Reg 08h Analog EN Register, Reg 0Bh PD Register, Reg 0Fh GPO Register микросхема реагирует как надо.

Цитата(YIG @ Dec 27 2011, 05:14) *
С HMC703 собираюсь работать только в следующем году, когда иссякнут запасы HMC700...


Следующий год не за горами! santa2.gif
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 27th July 2025 - 18:27
Рейтинг@Mail.ru


Страница сгенерированна за 0.01384 секунд с 7
ELECTRONIX ©2004-2016