|
NIOS и двухпортовая память для программ/данных |
|
|
|
Oct 25 2011, 11:58
|
Знающий
   
Группа: Свой
Сообщений: 572
Регистрация: 17-11-05
Из: СПб, Россия
Пользователь №: 10 965

|
Занимаюсь оптимизацией быстродействия встроенного ПО, возник ряд вопросов по технической части... Есть процессор NIOSII/f, работает из on-chip памяти. Как лучше сделать с точки зрения быстродействия: отдельно память программ, отдельно память данных и подключить их соответсвенно к instruction master и data master портам ниоса или сделать двухпортовую память, один порт к instruction master, другой к data master? Второй вариант более гибкий, и с точки зрения здравого смысла должен быть не медленнее. А на практике разница будет? И попутный вопрос - может ли увеличение размера кэша дать положительный результат, при условии, что программа и так исполняется из on-chip RAM с латентностью = 1?
|
|
|
|
|
 |
Ответов
|
Jan 12 2012, 11:52
|
студент
   
Группа: Свой
Сообщений: 571
Регистрация: 3-07-08
Из: Russia
Пользователь №: 38 712

|
Цитата(vadimuzzz @ Oct 25 2011, 16:29)  я всегда 2-портовую ставлю, блоки m9k в циклонах поддерживают этот режим. по поводу кэша согласен с barabek, никакой выгоды от него не вижу в описанной вами ситуации. правда nios/f не дает полностью отключить кэши, все равно останется кэш инструкций а как в SOPC, указать процу, что вот эта область - instruction memory, а та - data memory?
--------------------
С Уважением...
|
|
|
|
|
Jan 13 2012, 18:38
|
студент
   
Группа: Свой
Сообщений: 571
Регистрация: 3-07-08
Из: Russia
Пользователь №: 38 712

|
Цитата(barabek @ Jan 13 2012, 01:45)  этим линкер занимается. Без Вашего участия если, конечно же, нет особых пожеланий  . Т.е Вы хотите сказать, что достаточно в SOPC указать что память 2-х портовая, как NIOS сразу в одной части будет хранить код в другой данные? Это где то написано?
--------------------
С Уважением...
|
|
|
|
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|