Группа: Участник
Сообщений: 48
Регистрация: 14-06-07
Пользователь №: 28 427
Всем привет и доброго времени суток!
Надо сделать вот что: FPGA + процессор + быстрая память SRAM + мелочевка. Шина более 40 бит. И хотелось бы 100 мегагерц...
Вопрос к знатокам: сколько слоев надо? Некоторые концы в двух слоях получаются по предварительной прикидке под 200 мм. Хотелось то low cost... Если в четырех - то все равно даже 150 не получается. Ну и разность длин - разброс от 100 до 200 мм. Выравнивать - места нет совсем. Да и нагрузка несимметричная. Вроде бы получается задержка до 2 нс... плохо совсем!
Знающие, подскажите, пожалуйста.
Сообщение отредактировал vik362 - Feb 14 2012, 04:57
И, самое главное, такты и стробы подальше от линий данных. Мне, правда прои 50 см., пришлось даже разносить времена переключения линий данных, чтобы все чохом не дергались.