реклама на сайте
подробности

 
 
> Lpc2368 vs DP8348I не работает на 100Mbit, Странное поведение модуля Ethernet.
Lexy_one
сообщение Mar 7 2012, 08:29
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 90
Регистрация: 28-07-09
Из: Чернигов
Пользователь №: 51 621



У меня следующая проблема.... Помогите бодаюсь уже несколько месяцев...
Есть 3 варианта платы: назовем их №1, №2 и №3. Во все три платы зашывается одна и таже прошывка.
В первой плате блок Ethernet работает стабильно как на скорости 10Mbit так и на скорости 100Mbit. (Первая плата является прототипом второй и третьей платы (она более простая и менее функциональная)).
После отладки программы на первой плате была выпущена вторая плата.... проверив на ней модуль Ethernet оказалось что тот не работает нормально на скорости 100Mbit, при чем на скорости 10Mbit - все прекрасно работает. Опишу симптомы: на скорости 100Mbit принимаеммые пакеты пропускаются, типа, 5 прошло -1 не прошел - 3 прошло - 2 не прошло - 17 прошло - 2 не прошло .... и т.д. Тоесть уловить какую либо закономерность не получается, и получается что збои носят случайный характер...
Вот и подумали, что проблема в разводке платы, и быстро заказали следующую плату переделав разводку модуля Ethernet (Плата №3), хотя и плата №2 была с неплохой разводкой. В разводке старались виполнять все возможные в реализации рекомендации по разводке модуля Ethernet (кроме внутренних екранирующих слоев поскольку у нас 2х сторонняя пп) (рекомендации про разводке брали из статьи "Общие рекомендации по размищению компонентов и дизайну PCB для устройств с ethernet 10/100 PHY" автор Иосиф Каршенбойм).
Випустив плату №3 оказалось, что там присутствую те же проблемы что и в плате №2.. И тут ми зашли в тупик... Непонятно проблема в плате или в программе ... или в чем то еще...

Подскажите может кто сталкивался с подобными проблемами Ethernet, и как их обходили???

Сообщение отредактировал Lexy_one - Mar 7 2012, 08:30
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Lexy_one
сообщение Mar 12 2012, 07:21
Сообщение #2


Частый гость
**

Группа: Участник
Сообщений: 90
Регистрация: 28-07-09
Из: Чернигов
Пользователь №: 51 621



Подскажите чо нибудь, а то уже тупик, а вопрос горячий....
Go to the top of the page
 
+Quote Post
aaarrr
сообщение Mar 12 2012, 16:12
Сообщение #3


Гуру
******

Группа: Свой
Сообщений: 10 713
Регистрация: 11-12-04
Пользователь №: 1 448



Цитата(Lexy_one @ Mar 12 2012, 11:21) *
Подскажите чо нибудь, а то уже тупик, а вопрос горячий....

Что-то мне подсказывает, что проблема у вас скорее в части MII/RMII.
Go to the top of the page
 
+Quote Post
sinc_func
сообщение Mar 13 2012, 05:15
Сообщение #4


Частый гость
**

Группа: Участник
Сообщений: 107
Регистрация: 29-05-10
Из: Пенза
Пользователь №: 57 619



Эту комбинацию ('этот uC + этот PHY от National Semiconductors) я пытался сдалать на двухслойке - первая попытка у меня не получилась -
постоянно шли битые пакеты - и ошибка была - разрыв в земле под сигнальными дифф-парами .
После этого я сделал разводку на 4-х слойке и проблема исчезла навсегда.
В качестве рекомендаций по разводке можно порекомендовать Application Notes собственно от National - они мне показались более предметными.
Как делавший разводку, я хотел бы заметить эта микросхема PHY неудобна для разводки в 2-х слойке
- необходимо до PHY-я дотащить две дифференциальные пары от эзернетовского коннектора и при этом снизу должен быть GND без разрывов
(цельный полигон, это ключевой момент !!)
- и одновременно вторые выводы резисторов-терминаторов для этих двух диф-пар заводятся на аналогоый Vdd (или что-то подобное в зависимости от реализации)
Тут ощущается что здесь не хватает сигнальных слоев в плате - вот есть такое противоречие и нехватка .

Но при наличии свободного места и (может быть небольшой добавки конденсаторов в этот аналоговый Vdd) скорее всего можно было протащить этот Vdd
и одновременно обеспечить цельность GND-полигона под дифф-парами даже на 2-х слойке

Сообщение отредактировал sinc_func - Mar 14 2012, 04:44
Go to the top of the page
 
+Quote Post
Lexy_one
сообщение Mar 14 2012, 09:29
Сообщение #5


Частый гость
**

Группа: Участник
Сообщений: 90
Регистрация: 28-07-09
Из: Чернигов
Пользователь №: 51 621



Цитата(sinc_func @ Mar 13 2012, 09:15) *
В качестве рекомендаций по разводке можно порекомендовать Application Notes собственно от National - они мне показались более предметными.


А не подскажете где можна нати этот апп нот, я бы конечно хотел с ним ознакомится, но чото найти не получчается...
И кстати... по поводу полигона земли... у меня он цельный (вродебы), и длина дорожек от транса до PHY не превышает 15мм - так что грешить на него (полигон) я с уверенностью не могу... возможно есть еще какие либо варианты?

Сообщение отредактировал Lexy_one - Mar 14 2012, 09:31
Go to the top of the page
 
+Quote Post
sinc_func
сообщение Mar 16 2012, 05:08
Сообщение #6


Частый гость
**

Группа: Участник
Сообщений: 107
Регистрация: 29-05-10
Из: Пенза
Пользователь №: 57 619



Цитата(Lexy_one @ Mar 14 2012, 12:29) *
А не подскажете где можна нати этот апп нот, я бы конечно хотел с ним ознакомится, но чото найти не получчается...
И кстати... по поводу полигона земли... у меня он цельный (вродебы), и длина дорожек от транса до PHY не превышает 15мм - так что грешить на него (полигон) я с уверенностью не могу... возможно есть еще какие либо варианты?


www.national.com
В Search - AN-1405, AN-1469
Я делал по этим аппликашенс 5 вариантов топологии на данной комбинации LPC2368+ PHY
Проблем не возникало
Go to the top of the page
 
+Quote Post
Lexy_one
сообщение Mar 20 2012, 07:50
Сообщение #7


Частый гость
**

Группа: Участник
Сообщений: 90
Регистрация: 28-07-09
Из: Чернигов
Пользователь №: 51 621



Цитата(sinc_func @ Mar 16 2012, 09:08) *
Я делал по этим аппликашенс 5 вариантов топологии на данной комбинации LPC2368+ PHY
Проблем не возникало


А вы их делали на 2х слойной плате или на много слойной?
Go to the top of the page
 
+Quote Post
sinc_func
сообщение Mar 20 2012, 16:05
Сообщение #8


Частый гость
**

Группа: Участник
Сообщений: 107
Регистрация: 29-05-10
Из: Пенза
Пользователь №: 57 619



Цитата(Lexy_one @ Mar 20 2012, 10:50) *
А вы их делали на 2х слойной плате или на много слойной?


Делал на 4-х слойке, схема этого фрагмента у меня полностью повторяла стартовую платы от Keil для данного процессора.
Go to the top of the page
 
+Quote Post
Lexy_one
сообщение Mar 21 2012, 13:01
Сообщение #9


Частый гость
**

Группа: Участник
Сообщений: 90
Регистрация: 28-07-09
Из: Чернигов
Пользователь №: 51 621



Цитата(sinc_func @ Mar 20 2012, 20:05) *
Делал на 4-х слойке, схема этого фрагмента у меня полностью повторяла стартовую платы от Keil для данного процессора.

А на 2х слойке нет ни какхих вариантов? Ну там стандартных примеров например???? Как я понимаю основные проблемы PHY в разводке выходных и входных цепей, а к цепям связи PHY и CPU предъявляются менее строгие требования?
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
2 чел. читают эту тему (гостей: 2, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd July 2025 - 12:20
Рейтинг@Mail.ru


Страница сгенерированна за 0.01467 секунд с 7
ELECTRONIX ©2004-2016