реклама на сайте
подробности

 
 
> Подключение refclk (100 MHz) к Hard PCIe core (Altera)
alexadmin
сообщение Apr 24 2012, 09:34
Сообщение #1


Знающий
****

Группа: Свой
Сообщений: 572
Регистрация: 17-11-05
Из: СПб, Россия
Пользователь №: 10 965



Требуется совет человека, сталкивавшегося непосредственно или более внимательно, чем я прочитавшего доку: у альтеры в юзергайде на ядро PCIe всюду подразумевается, что refclk приходит на специальный вход трансивера, однако в качестве обязательного требования, что только так и никак иначе (насколько я понимаю английским по белому) это не прописано. По ряду причин есть идея подключить референсный клок через обычные входы FPGA. Попробовал (на Arria II GX) - собирает успешно, что напрямую с клоковых входов, что через PLL. Но как-то боязно... Нет ли у кого опыта на этот счет?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Methane
сообщение Apr 24 2012, 19:10
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 3 615
Регистрация: 12-01-09
Из: США, Главное разведовательное управление
Пользователь №: 43 230



Цитата(alexadmin @ Apr 24 2012, 12:34) *
у альтеры в юзергайде на ядро PCIe всюду подразумевается, что refclk приходит на специальный вход трансивера, однако в качестве обязательного требования, что только так и никак иначе (насколько я понимаю английским по белому) это не прописано.

Я не понимаю. Зачем вам грабли? Альтера тоже не писала что для PCIe можно использовать только нулевые GBX а не первые. И квартус работал не ругался. Вот только железяка не работала.
Go to the top of the page
 
+Quote Post
aosp
сообщение Apr 25 2012, 06:20
Сообщение #3


к.т.н.
***

Группа: Модераторы
Сообщений: 242
Регистрация: 21-06-04
Из: Санкт–Петербург, Россия
Пользователь №: 75



Цитата(Methane @ Apr 24 2012, 23:10) *
Я не понимаю. Зачем вам грабли? Альтера тоже не писала что для PCIe можно использовать только нулевые GBX а не первые. И квартус работал не ругался. Вот только железяка не работала.


PCIE_REFCLK (100МГц) по идее можно вообще в кристалл не заводить.
Эту частоту можно синтезировать на внутренних PLL и подавать с внутренних линий синхронизации.
У меня так один проект работает, без каких либо проблем.
Да, там есть нюансы с еластичным буфером, но он есть и работает. Главное чтоб опорные частоты не слишком
сильно отличались
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 9th August 2025 - 06:19
Рейтинг@Mail.ru


Страница сгенерированна за 0.0136 секунд с 7
ELECTRONIX ©2004-2016