реклама на сайте
подробности

 
 
> Выравнивание задержек, ВЧ дизайн, DDR2
alkinoy
сообщение Jul 6 2012, 11:59
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 28
Регистрация: 4-11-05
Из: Киев
Пользователь №: 10 466



привет всем.
вопрос. При выравнивании задержек используется ветвление дорожек (меандр со скошенными углами). Насколько сильно влияет на задержки получившаяся индуктивность? грубо говоря, равно ли время прохождения сигнала по прямой рожки длиной 100 мм времени прохождения по извилистой, но тоже 100 мм длиной?
Взял трассировку из отладочной платы - там достаточно большой разброс по длинам дорожек, порядка 2%. Часть выполнена с зигзами, часть - просто прямые (длинные). Разработчика с ПО, способным развести с расчетом времени прохождения нет, вот и возник вопрос, достаточно ли просто соблюсти одиннаковость длин? Трассирую плис + ддр2.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
vitan
сообщение Jul 6 2012, 18:27
Сообщение #2


не указал(а) ничего о себе.
******

Группа: Свой
Сообщений: 3 325
Регистрация: 6-04-06
Пользователь №: 15 887



Цитата(alkinoy @ Jul 6 2012, 15:59) *
получившаяся индуктивность

Чтобы она не получилась и не влияла, делают зазоры между параллельными участками побольше (2-3 ширины проводника). Тогда влиять не будет.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 9th August 2025 - 03:14
Рейтинг@Mail.ru


Страница сгенерированна за 0.03012 секунд с 7
ELECTRONIX ©2004-2016