реклама на сайте
подробности

 
 
> ADi хочет, чтобы я посадил на GND параллельный интерфейс АЦП AD7609., Бред или фича?
Dikoy
сообщение Mar 24 2012, 05:20
Сообщение #1


Местный
***

Группа: Участник
Сообщений: 253
Регистрация: 4-03-09
Из: Богота, Колумбия
Пользователь №: 45 676



Сабжевая АЦП http://www.analog.com/static/imported-file...eets/AD7609.pdf имеет последовательный и параллельный интерфейсы. Выбираются они лапкой PAR/SER. Если лапка == 1, интерфейс последовательный и данные выводятся через единственную лапку DB7 (или DB8, в обратном порядке). DB0-DB6 и DB9-DB15, соответственно, не используются.
Что мы читаем про DB0-DB6 и DB9-DB15 в ДШ:
When PAR/SER SEL = 1, these pins should be tied to AGND.

Логика отдалённо понятна - снизить помехи. Но почему логические ВЫХОДЫ и на аналоговую землю? А если PAR/SER отвалится, капец АЦП за 35 баксов?..

Написал в сапорт. Ответили жизнеутверждающе:

"This wording used in a lot of our datasheets and it generally means you need to connect the pins to AGND externally."

То есть раз в других ДШ оно означает "паять", то и тут паять. Железно.

Хотелось бы выслушать мнение общественности. Верить Kevin G. и паять, или поступить по совести? laughing.gif
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Dikoy
сообщение Jul 7 2012, 19:09
Сообщение #2


Местный
***

Группа: Участник
Сообщений: 253
Регистрация: 4-03-09
Из: Богота, Колумбия
Пользователь №: 45 676



Спрошу тут, дабы не плодить.

Не могу понять как запустить конверсию в AD7609: http://www.analog.com/static/imported-file...eets/AD7609.pdf

Написано:
Цитата
Conversion Start Input A, Conversion Start Input B. Logic inputs. These logic inputs are used to initiate conversions on the analog input channels. For simultaneoussampling of all input channels, CONVST A and CONVST B can be shorted together and a single conversion start signal applied. Alternatively, CONVST A can be used to initiate simultaneous sampling for V1, V2, V3, and V4, and CONVST B can be used to initiate simultaneous sampling on the other analog inputs (V5, V6, V7, and V8). This is only possible when oversampling is not switched on. When the CONVST A or CONVST B pin transitions from low to high, the front-end track-and-hold circuitry for their respective analog inputs is set to hold. This function allows a phase delay to be created inherently between the sets of analog inputs.

То есть переход 0-1 стартует преобразование, вроде как, но нигде явно не написано. Плюс по диаграммам (Figure 42.) выходит, что после старта и установки BUSY надо перевести CONVST снова в 0, не дожидаясь конца преобразования...
Помогите разобраться.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 30th June 2025 - 21:22
Рейтинг@Mail.ru


Страница сгенерированна за 0.01383 секунд с 7
ELECTRONIX ©2004-2016