реклама на сайте
подробности

 
 
> Не могу задать толщину проводника в Constraint Manager для всей платы
BlackPrapor
сообщение Sep 17 2012, 07:17
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 221
Регистрация: 15-09-04
Пользователь №: 662



При попытке изменить ширину линии выскакивает сообщение

MIN_LINE_WIDTH cannot be set directly in Designs.

В чём может быть проблема?

SP16.3


Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Uree
сообщение Sep 17 2012, 10:01
Сообщение #2


Знающий
******

Группа: Свой
Сообщений: 5 223
Регистрация: 25-04-05
Из: Z. Gora
Пользователь №: 4 480



Electrical - все правила для Hi-Speed проектирования: топологии цепей, длины(общие, пин-пин и т.д.), ограничения по переходным(макс. кол-во, равенство кол-ва переходных в цепях класса-группы), фазовые разницы в диффпарах, группы выравниваний, параметры сигналов, бегающих по плате и т.д.
Physical - размеры элементов платы, трасс и диффпар, используемые переходные, допустимые слои и разрешенные типы соединений.
Spacing - понятно, зазоры, между всем и всем, для разных цепей.
Same Net Spacing - те же зазоры, но между элементами одной цепи(я например всегда задаю здесь зазор между СМД-падом и переходным отверстием, причем в районе 0.05мм, чтобы переходное не наезжало на пад, но при этом было максимально близко).
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 30th July 2025 - 23:13
Рейтинг@Mail.ru


Страница сгенерированна за 0.03954 секунд с 7
ELECTRONIX ©2004-2016