Цитата(Golikov A. @ Jun 25 2013, 18:18)

На первый взгляд решил проблему
ДДР перевел на свой клок генератор, всю остальную систему на другой. Клок генератор ДДР через констраин разместил в модуле х0у1. После синтеза максимальная частота работы платы возросла со 103 до 146 МГц, и зависания вроде бы тоже ушли.
Думаю проблема была в нестабильном клоке или клоке на гране возможности...
Ну явно все указывает на проблемы с таймингом. В XPS -> Project -> View Design summary -> Performance Summary -> Timing Constraints было "All Constraints Met"? И дальше, кликая на линк - все ли клоки представлены в таблице?