Конечно можно. Расчет довольно простой. Итак, исходные данные: - скорость 920kBaud - oversampling (число выборок в одном бите) - обычно 8 или 16 (возьмем 16) - тактовая частота 920*1000*16 = 14.720MHz
Тут видно, что любая FPGA легко справится. Нужно еще учитывать возможное рассогласование скоростей на обеих сторонах канала, тут уж надо подбирать кварц соответствующим образом
--------------------
"В мире есть две бесконечные вещи: Вселенная и человеческая глупость. За Вселенную, впрочем, поручиться не могу". (С)
А. Эйнштейн.
|