реклама на сайте
подробности

 
 
> ATSAM3N00A Схематика, ATSAM3N00A Схематика
M@T_F@Q
сообщение Nov 19 2013, 08:22
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 65
Регистрация: 25-01-07
Из: Узбекистан
Пользователь №: 24 765



Доброго времени суток всем.

Решил начать программировать на ARMe. Привезли мне ATSAM3N00A 20 штук, наконец до них дошли руки... Почитав даташит сделал схему:
В двух словах об конструкции:
1. На борту 1 RS232 постоянно, второй будет перемычками выбираться между RS232 и RS485;
2. 4 ШИМ выхода на светодиоды;
3. Кварц на 48 мегагерц + установленный часовой кварц;
4. JTAG или SWD что из них лучше не знаю (на форуме много на эту тему споров, пока решил что будет JTAG);
5. Одна кнопка S1, 4 светодиода (через транзистор, дабы не нагружать процессор);
6. Оставшиеся ножки на разъем для расширения.

Собственно вопросы по схеме:
Посмотреть на предмет правильности подключения всех компонентов к ножкам данного процессора.
Ножка JTAGSEL - на сколько я понял она включает JTAG отладку???
Не совсем понятно назначение ножки ERASE...
Нужно ли на ножку NRST (RESET по идее) делать цепочку сброса???

Огромное спасибо заранее всем...
Прикрепленное изображение
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
M@T_F@Q
сообщение Nov 20 2013, 15:41
Сообщение #2


Участник
*

Группа: Участник
Сообщений: 65
Регистрация: 25-01-07
Из: Узбекистан
Пользователь №: 24 765



На счет ножки ERASE - если ее нажать то процессор сотрется??? Или у этой ножки другая функция??? и по идее я могу ее использовать как порт???
И на счет ножки JTAGSEL - если использовать не JTAG и SWD - нужно ли эту ножку отключать??? И что надо будет изменить???

А также ножка TST??? для чего она нужна???
Заранее спасибо...

Сообщение отредактировал M@T_F@Q - Nov 20 2013, 15:43
Go to the top of the page
 
+Quote Post
Jury093
сообщение Nov 20 2013, 17:13
Сообщение #3


Знающий
****

Группа: Участник
Сообщений: 959
Регистрация: 11-01-06
Из: Санкт-Петербург
Пользователь №: 13 050



Цитата(M@T_F@Q @ Nov 20 2013, 18:41) *
На счет ножки ERASE - если ее нажать то процессор сотрется??? Или у этой ножки другая функция??? и по идее я могу ее использовать как порт???
И на счет ножки JTAGSEL - если использовать не JTAG и SWD - нужно ли эту ножку отключать??? И что надо будет изменить???

а что, документ читать не пробовали?
Код
6.5 ERASE Pin
The ERASE pin is used to reinitialize the Flash content (and some of its NVM bits) to an erased
state (all bits read as logic level 1). It integrates a pull-down resistor of about 100 kΩ to GND, so
that it can be left unconnected for normal operations.
This pin is debounced by SCLK to improve the glitch tolerance. When the ERASE pin is tied high
during less than 100 ms, it is not taken into account. The pin must be tied high during more than
220 ms to perform a Flash erase operation.
The ERASE pin is a system I/O pin and can be used as a standard I/O. At startup, the ERASE
pin is not configured as a PIO pin. If the ERASE pin is used as a standard I/O, startup level of
this pin must be low to prevent unwanted erasing. Please refer to Section 9.3 “Peripheral Signal
Multiplexing on I/O Lines” on page 35. Also, if the ERASE pin is used as a standard I/O output,
asserting the pin to low does not erase the Flash.


Цитата
А также ножка TST??? для чего она нужна???

в том же документе все сказано..

зы: если с английским проблема - скормите копипаст гуглепереводчику..
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd July 2025 - 21:09
Рейтинг@Mail.ru


Страница сгенерированна за 0.0139 секунд с 7
ELECTRONIX ©2004-2016