реклама на сайте
подробности

 
 
> RESET, Сброс в Xilinx
deast
сообщение Jun 8 2006, 05:23
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 36
Регистрация: 8-06-05
Пользователь №: 5 827



Имеем FPGA Virtex2. Проект достаточно большой и умещается уже с трудом в кристалл. Если не ошибаюсь, то там предусмотрены специальные цепи для сброса(по аналогии с клоковыми цепями). Подскажите как на эту цепь вывести Reset? Да, и еще вопрос. Относительно логики работы все равно, будет сброс синхронным или асинхронным. Поэтому как лучше сделать? Предполагается, что не бывает ситуаций, когда отсутствует синхросигнал...
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Vitёk
сообщение Jun 8 2006, 06:31
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 272
Регистрация: 17-01-05
Из: Ростов-на-Дону
Пользователь №: 2 018



Цитата
Относительно логики работы все равно, будет сброс синхронным или асинхронным. Поэтому как лучше сделать? Предполагается, что не бывает ситуаций, когда отсутствует синхросигнал...

Тогда лучше синхронный (не применительно к GSR, а вообще). С асинхронным сбросом нужно работать аккуратно.


--------------------
/* Всё хорошо в меру. */
Go to the top of the page
 
+Quote Post

Сообщений в этой теме


Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd July 2025 - 15:57
Рейтинг@Mail.ru


Страница сгенерированна за 0.01354 секунд с 7
ELECTRONIX ©2004-2016