Господа, есть у меня огромная схема, не помещающаяся на 1 листе, всего занимает 3 листа. Схема каскадная, поэтому содержимое всех листов одинаковое, только номера компонентов разные во избежание конфликтов. Есть шина данных, которая проходит через все 3 листа и раздает свои линии микросхемам. Да вот беда, при импортировании изменений в PCB проект выдает несколько ошибок "Duplicate Net Names Wire XXX" где ХХХ - все линии шины поименно. То есть в пределах 1 листа от шины может отходить сколько угодно GCK, CLK, но если они появляются на другом листе, Altium начинает колбасить. Я конечно могу повесить на шину порт, обозвать линии на нем типа GCK_1-2, на втором листе поставить такой же порт, а линии на шине обозвать GCK2, GCK3...
Но нет ли более изящного решения?
|