Цитата
Вот тут я с Вами не согласен, ничего он не учтет (по крайней мере для Xilinx), просто скажет какой разбег получился, а дальше думай сам ...
Ползание по отчетам Timing Analyzer требует тучу времени, хотя конечно имеется констрейн MAXSEW но его значение приходится ставить от балды (по описанным выше причинам).
То есть Вы хотите сказать, что P&R способен учесть заданные пользователем временные ограничения (констрейны), постараться выжать максимальную частоту работы схемы, но при этом совершенно не способен выполнить гораздо более элементарную задачу по учету разбега клока, да еще и со всеми известными параметрами.

Странно как-то получается. Не находите?
Чем ситуация лучше (в отношении разбега фаз клока) при использовании глобальной цепи? Там разбег тоже не учитывается?
Вообщем, могу сказать только одно, работая с Xilinx, ошибок, связанных с разбегом фаз клока на разных элементах, не встречал ни разу, связанных с задержкой путей, сколько угодно. Встречал такое при работе с Actel, но это единичные случаи, да и P&R у Actel гораздо менее интеллектуальный.