реклама на сайте
подробности

 
 
> Низкая частота работы, Делитель частоты
likeasm
сообщение Jul 30 2014, 06:21
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 156
Регистрация: 15-04-10
Пользователь №: 56 673



Имеется PLL с которой выходит 48МГц на схему, требуется получить частоту 1,2-9,6 КГц. Я делаю ее через счетчик, который дергает триггер. Но вот погрешность получается 0,01%. Канал передачи синхронный, хотелось бы получиться значение получше чем 0,01%.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
likeasm
сообщение Jul 31 2014, 11:36
Сообщение #2


Частый гость
**

Группа: Участник
Сообщений: 156
Регистрация: 15-04-10
Пользователь №: 56 673



Цитата(vadimp61 @ Jul 31 2014, 14:52) *
То есть по RS232 проверять то что передается между платами по интерфейсу C1-ФЛ?

ага отладка, терминал
Цитата(vadimp61 @ Jul 31 2014, 14:52) *
Готового изделия которое бы работало с вашей разработкой С1-ФЛ нет? Все секретное?

видел этот конвертер, в моем случае он не подошел. Задача врезаться в С1-ФЛ канал готового изделия для дополнительного помехоустойчивого кодирования.
Go to the top of the page
 
+Quote Post
vadimp61
сообщение Jul 31 2014, 13:17
Сообщение #3


Знающий
****

Группа: Участник
Сообщений: 599
Регистрация: 28-08-08
Из: Ростов папа
Пользователь №: 39 872



Цитата(likeasm @ Jul 31 2014, 15:36) *
ага отладка, терминал

видел этот конвертер, в моем случае он не подошел. Задача врезаться в С1-ФЛ канал готового изделия для дополнительного помехоустойчивого кодирования.

Ну вот, оказывается тут главнее не как поделить частоту, а как ее выделить из потока данных, захватить ,удерживать и быстро выходить на режим захвата при отсутствии данных на входе.
у нас была опора 20.480 Мгц и хватало
ресурсы в матрице примерно такие Цыклон 1
+------------------------------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+---------------------------------------------+--------------------------------------------+
; Resource ; Usage ;
+---------------------------------------------+--------------------------------------------+
; Total logic elements ; 641 / 2,910 ( 22 % ) ;
; -- Combinational with no register ; 218 ;
; -- Register only ; 111 ;
; -- Combinational with a register ; 312 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 125 ;
; -- 3 input functions ; 249 ;
; -- 2 input functions ; 120 ;
; -- 1 input functions ; 65 ;
; -- 0 input functions ; 82 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 355 ;
; -- arithmetic mode ; 286 ;
; -- qfbk mode ; 30 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 158 ;
; -- asynchronous clear/load mode ; 13 ;
; ; ;
; Total LABs ; 117 / 291 ( 40 % ) ;
; Logic elements in carry chains ; 320 ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 15 / 104 ( 14 % ) ;
; -- Clock pins ; 2 / 2 ( 100 % ) ;
; Global signals ; 8 ;
; M4Ks ; 4 / 13 ( 31 % ) ;
; Total memory bits ; 1,072 / 59,904 ( 2 % ) ;
; Total RAM block bits ; 18,432 / 59,904 ( 31 % ) ;
; PLLs ; 0 / 1 ( 0 % ) ;
; Global clocks ; 8 / 8 ( 100 % ) ;
; Maximum fan-out node ; NCO:inst2|result[35] ;
; Maximum fan-out ; 114 ;
; Highest non-global fan-out signal ; average_to_coeff_36:inst5|Coeff_MAX[35]~44 ;
; Highest non-global fan-out ; 37 ;
; Total fan-out ; 2380 ;
; Average fan-out ; 3.60 ;
+---------------------------------------------+--------------------------------------------+
Go to the top of the page
 
+Quote Post

Сообщений в этой теме


Reply to this topicStart new topic
3 чел. читают эту тему (гостей: 3, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd August 2025 - 07:40
Рейтинг@Mail.ru


Страница сгенерированна за 0.01402 секунд с 7
ELECTRONIX ©2004-2016