реклама на сайте
подробности

 
 
> Помехоустойчивость к внешним наводкам, как оценить и обеспечить
silantis
сообщение Feb 16 2015, 14:03
Сообщение #1


Частый гость
**

Группа: Участник
Сообщений: 111
Регистрация: 24-04-14
Пользователь №: 81 504



Впервые столкнулся с задачей противодействия внешним помехам. И даже не знаю с чего начать, поэтому прошу помощи у знатоков.
Заранее спасибо.

Задача обеспечить работоспособность устройства при напряженности электрического поля 50 В/М.
Вопросы такие ,
1. Много это или мало, как оценивать вредное влияние внешнего поля на мою схему. Схема цифровая, стандартный набор, процессор, память, 150МГц тактовая, логика 3.3В.
2. Чтобы решить задачу экранирования, надо знать какой уровень допустим внутри, под экраном.
И тут я в тупике, не знаю как перевести напряженность поля в конкретные милливольты помех. Неужели мне надо брать спектр помехи с напряженностью 50В/М
прикладывать его к топологии проводников на внешнем слое, и учитывая материал платы и топологию вычислять уровень наведенных токов, переводить их
в напряжение учитывая сопротивление трасс и после этого полученные значения применять к логике 3.3В чтобы помеха скажем не была больше 5% от 3.3В.

Подозреваю, что никто не занимается 3D моделированием электрических полей и есть путь проще. Поэтому
еще вопросы
1. Как оценить допустимый уровень ЭМП на поверхности платы
2. Какие есть грубые расчеты для оценки параметров экрана от электростатических и электромагнитных помех
3. Как достигается защита от низкочастотных магнитных полей, не забирать же все устройство в 5мм корпус из феррита, напряженность поля 100А/М
Те же вопросы, много это или мало, и как оценить вредное влияние на цифровую схему, где из магнитных компонентов только Ferrite Beads
да Power Inductors забранных в Shield и работающих в DCDC на токах от 1А и выше.


Понимаю что вопросы покажутся наивные, я работаю над этим, пока нужен пинок в нужном направлении.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
fider
сообщение Feb 27 2015, 04:22
Сообщение #2


Частый гость
**

Группа: Свой
Сообщений: 174
Регистрация: 28-08-07
Из: Сибирь
Пользователь №: 30 115



Цитата(silantis @ Feb 26 2015, 23:03) *
За наводку спасибо.


Это каламбур?!
Go to the top of the page
 
+Quote Post
silantis
сообщение Feb 27 2015, 05:36
Сообщение #3


Частый гость
**

Группа: Участник
Сообщений: 111
Регистрация: 24-04-14
Пользователь №: 81 504



Цитата(fider @ Feb 27 2015, 08:22) *
Это каламбур?!


Нет, у меня основной вопрос был как оценить допустимый уровень помех на поверхности платы. Предыдущий пост как раз об этом.
Человек дал мне совет исходя из уровня допустимого всплеска напряжения на трассах входных каскадов определить уровень
напряженности поля внутри экрана, скажем на расстоянии 4см. Зная эту величину и внешнюю напряженность 50В/М можно рассчитать
толщину экрана и материал используя формулы расчета экранов основанные на поверхностном эффекте и диапазоне частот помехи.
Все это кратко можно озвучить как "спасибо за пинок в нужном направлении или наводку".
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 28th July 2025 - 15:10
Рейтинг@Mail.ru


Страница сгенерированна за 0.01367 секунд с 7
ELECTRONIX ©2004-2016