Задача сделать регистратор сигналов определенной формы. Есть ацп который выдает данные. Необходимо складывать их в память для последующей обработки и отсылки в компьютер. Эта задача решена с помощью TigerSHARC но не вышло обеспечить нужной скорости из за ограничения внешней шины. На данный момент архитектура прибора такова: Стоит АЦП который выдает данные в FPGA. FPGA складывает точки в память. Когда собрано определенное количество FPGA дает команду процу который читает память/обрабатывает и высылает в компьбтер. Время записи в память не должно превышать 5ns. АЦП 16 битный.
>>вам эта память одним здоровым блоком нужна? или как?
не обязательно. Главное чтоб был блок 2Mbit цельный.
>>Типичные величины ~400-500 MHz. Но при этом реальная latency доступа 2-3 такта.
Значит лучшее время доступа это 4ns?
|