память mobile DDR, а не DDR2, в необходимости опоры в половину питания не уверен, хотя наверняка не знаю. то что разработчики платы проморгали такое еще более сомнительно. хотя почему на один из vref всё-таки подали 1.8В тоже непонятно. тем более что демонстрационная прошивка вполне работает со сторонним контролером памяти, при этом тип IO там выставлен просто 1.8CMOS которому никакие опоры точно не нужны. а вот зачем альтеровский контроллер требует SSTL и как его отучить от этого - вопрос. там частота-то 133МГц всего, speed grade 7.
|