реклама на сайте
подробности

 
 
> Трассировка SDRAM процессора ADSP-BF537BBC-5A, какие требования к трассировки двух чипов, необходимо ли выравнивание?
Lioness
сообщение Mar 30 2015, 13:47
Сообщение #1





Группа: Новичок
Сообщений: 1
Регистрация: 16-03-12
Пользователь №: 70 838



На плате стоит процессор BlackFin ADSP-BF537BBC-5A и к нему есть две микросхемы памяти MT48LC32M16A2P-75 IT. Нигде не могу найти информацию по правилам трассировки, необходимо ли выравнивать какие-нибудь цепи? модули памяти подключать последовательно или разводить с Т образными ответвлениями? Может кто сталкивался? Разводил уже?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Mikle Klinkovsky
сообщение Mar 30 2015, 16:52
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 972
Регистрация: 10-10-05
Из: 54°36'41.81" 39°43'6.90"
Пользователь №: 9 445



SDRAM systems have only a single-ended clock (CLK), so the important trace-matching
relationship is not to a second differential clock trace but instead to the other groups.
Match clock traces to data group traces within ±500 mil. If multiple clocks are trans-
mitted from the controller to components, all clock-pair traces should be equivalent to
within ±20 mil. Matching trace lengths to this level of accuracy helps minimize skew.
For both DDR and SDRAM, also match clock traces to each signal trace in the address
and command groups to within ±400 mil. If clock traces cannot be matched to the trace
lengths of these groups within 400 mil, then all clock trace lengths must be increased as
a group. The longest-to-shortest trace-length difference must be ≤800 mil, so both
longest and shortest traces determine how much length must be added to all clock lines.

TN-46-14: Hardware Tips for Point-to-Point System Design


--------------------
Подвиг одного - это преступление другого! (с) Жванецкий
Go to the top of the page
 
+Quote Post
_pv
сообщение Jul 7 2015, 05:26
Сообщение #3


Гуру
******

Группа: Свой
Сообщений: 2 563
Регистрация: 8-04-05
Из: Nsk
Пользователь №: 3 954



Цитата(Mikle Klinkovsky @ Mar 30 2015, 23:52) *
TN-46-14: Hardware Tips for Point-to-Point System Design

Без указания частоты, как уже отметили, эти цифры - несколько бессмысленны.
Частота там 100МГц всего = 10нс период и еще это SDR, а не DDR,
А 500мил = 12.7мм это 60пс задержки распространения по плате.
Если смотреть только на длину трассы, то и в 10 раз большее рассогласование по длине т.е. 127мм -> 0.6нс на работоспособность особо не повлияют.
Go to the top of the page
 
+Quote Post
Mikle Klinkovsky
сообщение Jul 7 2015, 13:40
Сообщение #4


Профессионал
*****

Группа: Свой
Сообщений: 1 972
Регистрация: 10-10-05
Из: 54°36'41.81" 39°43'6.90"
Пользователь №: 9 445



Цитата(_pv @ Jul 7 2015, 08:26) *
Без указания частоты, как уже отметили, эти цифры - несколько бессмысленны.



Цитата(Lioness @ Mar 30 2015, 16:47) *
MT48LC32M16A2P-75

Memory Type SDRAM


--------------------
Подвиг одного - это преступление другого! (с) Жванецкий
Go to the top of the page
 
+Quote Post
_pv
сообщение Jul 7 2015, 16:19
Сообщение #5


Гуру
******

Группа: Свой
Сообщений: 2 563
Регистрация: 8-04-05
Из: Nsk
Пользователь №: 3 954



Цитата(Mikle Klinkovsky @ Jul 7 2015, 20:40) *
Memory Type SDRAM

и что?
для 100МГц SDR sdrama надо до 60пс выравнивать?
Go to the top of the page
 
+Quote Post
Mikle Klinkovsky
сообщение Jul 8 2015, 10:57
Сообщение #6


Профессионал
*****

Группа: Свой
Сообщений: 1 972
Регистрация: 10-10-05
Из: 54°36'41.81" 39°43'6.90"
Пользователь №: 9 445



Цитата(_pv @ Jul 7 2015, 19:19) *
и что?
для 100МГц SDR sdrama надо до 60пс выравнивать?

мне было не трудно до 0й разницы в группах выровнять sm.gif


--------------------
Подвиг одного - это преступление другого! (с) Жванецкий
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 4th August 2025 - 21:46
Рейтинг@Mail.ru


Страница сгенерированна за 0.01415 секунд с 7
ELECTRONIX ©2004-2016