реклама на сайте
подробности

 
 
> АЦП на Altera Soc FPGA platform (SoCKit), Помощь в освоении новой платы
Ural_12
сообщение Jul 10 2015, 05:34
Сообщение #1





Группа: Новичок
Сообщений: 4
Регистрация: 10-07-15
Из: Томск
Пользователь №: 87 509



Добрый день. Проблема заключается в том, что я изначально осваивал программирование на языке Verilog на ПЛИС Altera DE0 Nano. Заинтересовался данной тематикой и научный руководитель дал задание с применеием встроенного АЦП. Только плата теперь Altera SoC FPGA platform (SoCKit). Пример от De0 Nano, как мне сказали, не применим.
Необходимо оцифровать аналоговый входной сигнал. При первом разборе задачи выяснилось, что применяется не только Quartus II, но и Qsys (из за встроенного процессора) Кто сталкивался с данной задачей? Что рекоммендуете прочитать? Какие шаги предпринять?
P/S В данной тематике абсолютный новичок. Реализовать машину конечных состояний, триггеры, счётчики - пожалуйста. Но тут непроницаемая стена непонимания с моей стороны. Прикрепил фотографию платы на всякий случай.

Сообщение отредактировал Ural_12 - Jul 10 2015, 05:36
Эскизы прикрепленных изображений
Прикрепленное изображение
 
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Cascade
сообщение Jul 10 2015, 06:45
Сообщение #2





Группа: Новичок
Сообщений: 4
Регистрация: 7-05-15
Пользователь №: 86 563



Вам нужен qsys, если собираетесь использовать встраиваемый процессор Nios или Hard Processor System (HPS) (последнее - "фишка" данной плисины).
Для Вашей задачи (оцифровать сигнал) это не обязательно, просто разберитесь с интерфейсом АЦП.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 29th June 2025 - 03:29
Рейтинг@Mail.ru


Страница сгенерированна за 0.01337 секунд с 7
ELECTRONIX ©2004-2016