реклама на сайте
подробности

 
 
> DDR3 + kintex7
exigo
сообщение Jun 8 2015, 04:34
Сообщение #1


Участник
*

Группа: Участник
Сообщений: 41
Регистрация: 30-01-15
Пользователь №: 84 837



Добрый день, нужно подключить ddr3 память MT41K256M8-125 к kintex 7.
Проект в ISE. Создал файлы в MIG.
Не пойму как подключить сгенерированные файлы, какие-то они грамоздкие.
Просто для начала инициализацию хотябы
В проекте один топ файл, где фифо, юсб3.
Подскажите какие файлы нужно подключить.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
exigo
сообщение Jan 13 2016, 09:07
Сообщение #2


Участник
*

Группа: Участник
Сообщений: 41
Регистрация: 30-01-15
Пользователь №: 84 837



Добрый день
делаю циклический буфер в ддр3
пишу в память 1 транзакцию в цикле пока адрес записи не убежит к примеру на 4 адреса, потом считываю 4 адреса.
проблема, что при чтение не всегда приходит 4 valid сигнала, а иногда на 1 меньше.
и еще заметил сдвиг данных по адресам, пишу в один адрес а эти данные (тест счетчик) считываются по другому позже, с фиксированным сдвигом по адресу.
В целом буфер работает, но иногда происходят разрывы.
плис kintex 7, dd3
Может в чтение или записи проблема.
Смотрю временные диаграмы разные в интернете.
при записи app_wdf_wren<='1';app_wdf_end<='1'; в одно время дергаю, а при чтение считываю по app_rd_data_valid='1'
Go to the top of the page
 
+Quote Post
VladimirB
сообщение Jan 13 2016, 21:45
Сообщение #3


Знающий
****

Группа: Свой
Сообщений: 614
Регистрация: 12-06-09
Из: рядом с Москвой
Пользователь №: 50 219



Цитата(exigo @ Jan 13 2016, 12:07) *
Добрый день
делаю циклический буфер в ддр3
пишу в память 1 транзакцию в цикле пока адрес записи не убежит к примеру на 4 адреса, потом считываю 4 адреса.
проблема, что при чтение не всегда приходит 4 valid сигнала, а иногда на 1 меньше.
и еще заметил сдвиг данных по адресам, пишу в один адрес а эти данные (тест счетчик) считываются по другому позже, с фиксированным сдвигом по адресу.
В целом буфер работает, но иногда происходят разрывы.
плис kintex 7, dd3
Может в чтение или записи проблема.
Смотрю временные диаграмы разные в интернете.
при записи app_wdf_wren<='1';app_wdf_end<='1'; в одно время дергаю, а при чтение считываю по app_rd_data_valid='1'

Если у вас версия MIG v1.9 (ISE 14.7, а может и более ранние)
то там есть косяк: http://www.xilinx.com/support/answers/56276.html.
В этой версии, если оставить дефолтный параметр MEM_ADDR_ORDER=TG_TEST, то адреса перемешиваются перед записью/чтением в память, она начинает тормозить и валиды приходят с паузами.
Go to the top of the page
 
+Quote Post

Сообщений в этой теме
- exigo   DDR3 + kintex7   Jun 8 2015, 04:34
- - exigo   поделитесь, пожалуйста, ссылками по использование ...   Jun 15 2015, 08:57
- - Алга   Вся документация на сайте Xilinx, ее много, в тч и...   Jun 15 2015, 09:53
- - vladec   Для седьмой сарии лучше использовать не ISE, а Viv...   Jun 16 2015, 06:46
- - VladimirB   Цитата(exigo @ Jun 8 2015, 07:34) Добрый ...   Jun 16 2015, 20:13
|- - Amurak   Цитата(VladimirB @ Jun 16 2015, 23:13) Об...   Jun 17 2015, 05:38
- - exigo   Скажите пожалуйста, чтобы пример завести, в настро...   Jun 17 2015, 07:54
- - doom13   Приветствую. Есть плата HTG-V7-PCIE-G3. Установлен...   Jun 24 2015, 09:50
|- - doom13   Цитата(doom13 @ Jun 24 2015, 12:50) На сл...   Jun 25 2015, 11:51
- - doom13   Зачем нужны указанные выше сигналы так и не понял,...   Jun 25 2015, 06:57
|- - doom13   Цитата(doom13 @ Jun 25 2015, 09:57) В чём...   Jun 27 2015, 14:04
- - exigo   Для пробы делаю сейчас так, записываю 64 раза начи...   Jan 14 2016, 09:42
- - exigo   Скиньте, пожалуйста, кто-нибуть файл к которому по...   Jan 19 2016, 10:42
- - exigo   Разобрался со всем, проблемы с указателями адресов...   Jan 28 2016, 09:37


Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 23rd July 2025 - 05:11
Рейтинг@Mail.ru


Страница сгенерированна за 0.01384 секунд с 7
ELECTRONIX ©2004-2016