Цитата(RokoT45 @ Mar 18 2016, 09:05)

Здравствуйте, форумчане! У меня возникла проблема. Имеется проект на ПЛИС FLEX10KE. В проекте примерно 15 блоков, 10 из них работают на частоте 16 МГц, 5 на частоте 32 МГц. Входная частота ПЛИС - 32 МГц. Частоту 16 получаем путем деления входной пополам (стоит простой делитель). В определенных местах эти блоки начинают взаимодействовать между собой. Проблема в анализе частоты исходного проекта через quartus 9,0. Как правильно указать для анализа частоты? Когда выставляю частоту 32МГц в default required Fmax, синтезатор пытается вытащить всю систему на 32МГц (мне этого не надо). Если я указываю частоты через individual clocks, то он просто на них забивает. Может есть возможность как-то прописать для него констрейны (насколько я понимаю, данная ПЛИС sdc в quartus 9.0 не поддерживает)?
Сделайте вместо 16 МГц сигнал "разрешения", длительностью в 1 клок от 32 и переведите весь проект на 32... И на этом все проблемы закончатся...