реклама на сайте
подробности

 
 
> Настройка Xilinx PLL, Выбор Jitter optimization
Vascom
сообщение Mar 14 2016, 08:15
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 232
Регистрация: 2-08-07
Из: Москва
Пользователь №: 29 534



В Vivado Clocking Wizard можно выставить Jitter optimization в одно из трёх значений: Balanced, Minimize Output Jitter и Maximaze input jitter filtering. При разных значениях меняются коэффициенты умножения и деления PLL, а так же атрибут BANDWIDTH.

Влияет ли этот параметр на разводку и тайминг? Какое значение лучше для тайминга?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
Vascom
сообщение Mar 24 2016, 13:39
Сообщение #2


Местный
***

Группа: Свой
Сообщений: 232
Регистрация: 2-08-07
Из: Москва
Пользователь №: 29 534



Нестабильность выставляется та же самая, меняются лишь множители и делители PLL.
Не влияет - судя по таймингу после разводки.
Go to the top of the page
 
+Quote Post
Кoнстантин
сообщение Mar 28 2016, 11:07
Сообщение #3


Участник
*

Группа: Участник
Сообщений: 20
Регистрация: 21-10-13
Из: Петербург
Пользователь №: 78 826



Цитата(Vascom @ Mar 24 2016, 17:39) *
Нестабильность выставляется та же самая, меняются лишь множители и делители PLL.
Не влияет - судя по таймингу после разводки.


Подтверждаю.
Я тоже попробовал менять настройки PLL в проекте с непроходящими таймингами.
Я ожидал, что при увеличении джиттера на входе тайминг станет еще хуже.
Но получил точно такие же знеачения TNS. Странно...
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 30th July 2025 - 19:33
Рейтинг@Mail.ru


Страница сгенерированна за 0.01386 секунд с 7
ELECTRONIX ©2004-2016