Цитата(alexmsokolov @ Mar 30 2016, 17:20)

Добрый день
В схеме используется 21-разрядный сигнал. Тащить за собой все эти разряды не хочется, так как после множества умножений числа будут гигантскими.
Поэтому хочется уменьшить кол-вол разрядов. Есть идея с компараторами и пороговым значением. Грубо говоря n компараторов, каждый компаратор сравнивает поступившее число с Aпор*m и Aпор*(m+1). Если число попадает в этот промежуток, то на выходе получится число равное m.
Есть ли какой-нибудь способ уменьшить разрядность без компараторов? Или литературу посоветуйте для чтива.
Заранее спасибо.
Конкретнее о задаче - откуда 21 разрядный сигнал берется и что за обработка планируется и для чего нужна? Конечная цель какая?
Можете объяснить, чтобы стало понятно всем, а не только Вам?
If it doesn't work in simulation, it won't work on the board.
"Ты живешь в своих поступках, а не в теле. Ты — это твои действия, и нет другого тебя" Антуан де Сент-Экзюпери повесть "Маленький принц"