реклама на сайте
подробности

 
 
> Cyclon V использовать ножку AS_DATA3 как USER IO, квартус не разрешает
yes
сообщение Aug 25 2016, 17:28
Сообщение #1


Гуру
******

Группа: Свой
Сообщений: 2 198
Регистрация: 23-12-04
Пользователь №: 1 640



загрузка PS
в опциях device and pin option - dual purpose pins - отсутствуют DATA[4:0] (то есть есть DATA[5:7] и DATA[8:15])

----------------

ну и в рамках срача sm.gif - после слияния с Интелом Альтера начала просирать свой основной плюс - простоту и понятность документации, осталось еще интерфейс Квартуса изгадить и всё
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
dinam
сообщение Aug 29 2016, 07:19
Сообщение #2


Профессионал
*****

Группа: Свой
Сообщений: 1 415
Регистрация: 10-06-05
Из: Наукоград Кольцово(Новосибирск)
Пользователь №: 5 898



А в чём вопрос? Открываю когда-то скачанный документ, для конкретного FPGA - "Pin Information for the Cyclone® V 5CEFA2 Device". И там видно, что AS_DATA3 не может быть, как USER IO.
Go to the top of the page
 
+Quote Post
yes
сообщение Aug 29 2016, 09:53
Сообщение #3


Гуру
******

Группа: Свой
Сообщений: 2 198
Регистрация: 23-12-04
Пользователь №: 1 640



Цитата(dinam @ Aug 29 2016, 10:19) *
А в чём вопрос? Открываю когда-то скачанный документ, для конкретного FPGA - "Pin Information for the Cyclone® V 5CEFA2 Device". И там видно, что AS_DATA3 не может быть, как USER IO.


ну это куда-то не туда смотрите - может, и есть в том же самом проекте, заново созданном в квартусе.
причем опции я выставил точно так же, добавил те же сигналтап и IP

вобщем какие-то глюки квартуса - неприятно.

upd: но может и я не прав.
просто шина процессорная для параллельной загрузки висит на этих пинах, к DATA0 я мультиплексор внешний приделал, а вот к остальным - нет.
в документе по пинам (не экселевском, а pdf-ном) про AS_DATA[3:1] не сказано что This pin is not available as a user I/O pin.
ну и прошивальшики внешних ПЗУ-шек по JTAG, подключаемых к этим пинам - работают, значит можно (?)
и с AS_DATA[2:1] не было проблем...

вобщем , мне нужна подсказка...

-------------------

как раз проект был такой, что из-за отсутствия ограничений на цену продукта и отсутствия каких-то требований к ПЛИС - хотелось сэкономить время за счет "удобного и хорошего квартуса в сравнении с глючной вивадой".
ага sad.gif

ну и сигналтап - чего-то совсем не то - в нем курсоры то есть? или сохранить в vcd?
Go to the top of the page
 
+Quote Post
dinam
сообщение Aug 29 2016, 10:07
Сообщение #4


Профессионал
*****

Группа: Свой
Сообщений: 1 415
Регистрация: 10-06-05
Из: Наукоград Кольцово(Новосибирск)
Пользователь №: 5 898



Похоже мы не понимаем друг друга. Я говорю про документ вот отсюда https://www.altera.com/support/literature/l....html#Cyclone-V. Там расписывается цоколёвки конкретной FPGA. И поэтому я не понимаю про глюки Quartus.
Go to the top of the page
 
+Quote Post
yes
сообщение Aug 29 2016, 13:02
Сообщение #5


Гуру
******

Группа: Свой
Сообщений: 2 198
Регистрация: 23-12-04
Пользователь №: 1 640



Цитата(dinam @ Aug 29 2016, 13:07) *
Похоже мы не понимаем друг друга. Я говорю про документ вот отсюда https://www.altera.com/support/literature/l....html#Cyclone-V. Там расписывается цоколёвки конкретной FPGA. И поэтому я не понимаю про глюки Quartus.


из этого документа (по-моему) не следует невозможности использования AS_DATA* - из него можно сделать вывод, что LVDS или вообще DIFF сигналы, подключение к DDR памяти и т.п. не доступны на этих пинах

я пользовался вот этим документом
https://www.google.ru/url?sa=t&rct=j&am...Ldvuou4Msl4cYAg

--------------------

вобщем, я пока подцепил на другие выходы - проект тестовый и было задублировано
и, наверно, я был не прав.

Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 19th July 2025 - 10:47
Рейтинг@Mail.ru


Страница сгенерированна за 0.01388 секунд с 7
ELECTRONIX ©2004-2016