Цитата(unreal_himan @ Oct 28 2016, 22:50)

PHY1 и PHY2 замкнуты через резистор на землю. PHY0 на ноге так и висит. в даташите написано что такой вариант возможен. капиризная микрушка попалась. возможно проблема в том что изначально в демке предусмотрена работа с 8081, но там особо сильных различий в иницилизации нет. Вы сами работали с такой многоножечной стервочкой?
Давайте еще раз. Какова длительность сигнала СБРОС? Она укладывается в требования по даташиту?
В каком состоянии находятся линии зашивки адреса по снятию сигнала СБРОС?
Какой адрес зашит? Какие импульсы есть на MDIO при чтении? Там появляются данные из микросхемы после адреса регистра? Вы смотрели импульсы на этой шине? Как у них с фронтами? Вы пробовали понизить частоту на MDC хотя бы на порядок, чтобы проверить соотношение фронтов?
А это: "..многоножечной стервочкой.." - не надо на зеркало пенять...