|
Xilinx 7 Series PCIe |
|
|
|
Jul 1 2015, 06:00
|
Профессионал
    
Группа: Свой
Сообщений: 1 404
Регистрация: 11-03-11
Из: Минск, Беларусь
Пользователь №: 63 539

|
Приветствую. Много спрашивал в этой теме, но пока ещё больше вопросов чем ответов. Решил создать свою. Вот тут очень интересная тема, но мне пока туда рано - надо, чтоб всё заработало с WinDriver. Пытаюсь разбираться с PCIe на базе Virtex 7, ядром AXI Bridge for PCI Express Gen 3 Subsystem и соответственно с xapp1171. Отдельно завёл DDR3, CDMA. Не могу понять принцип работы собранной в xapp1171 системы (сама система и карта памяти на рисунке). Есть CDMA, а кто им управляет? Правильно ли понимаю, что это должен делать драйвер со стороны компа? Обязательно ли использовать CDMA? Возможно ли просто подключить к мосту память, чтобы он сам записывал/считывал в/из неё данные? Как понимаю, мост записывает данные в какую-то область памяти (translation_bram), а потом CDMA должен перекинуть их в DDR3.
Эскизы прикрепленных изображений
|
|
|
|
|
 |
Ответов
|
Jul 1 2015, 08:19
|
Профессионал
    
Группа: Свой
Сообщений: 1 404
Регистрация: 11-03-11
Из: Минск, Беларусь
Пользователь №: 63 539

|
Спасибо, картинка немного вырисовывается. Драйвер со стороны ПК без использования может писать память FPGA (медленно, но может). Вот пробую реализовать это, но что-то делаю не так. Использую Vivado 2015.1 и новое ядро моста и оно немного отличается от того, что описано в xapp1171. Вопрос, что делаю не так? В системе есть MicroBlaze + local memory, ядро моста, AXI BRAM controller. Карта памяти полученной системы и настройки моста на рисунке. На ПК запускаю Jungo.WinDriver, но что-то в нем только Configuration Space и Interrupt (см. рисунок), если плату не перепрошивать, то есть ещё и область Memory (видимо загружается какой-то factory образ). На вкладке PCIe:BARs задаётся параметр PCIe_2_AXI, правильно ли, что это адрес памяти (базовый адрес) куда будет писать мост (WinDriver -> PCIe -> bridge -> memory)?
Эскизы прикрепленных изображений
|
|
|
|
|
Jul 1 2015, 09:33
|
Местный
  
Группа: Свой
Сообщений: 236
Регистрация: 28-06-13
Из: Минск, Беларусь
Пользователь №: 77 312

|
Цитата(doom13 @ Jul 1 2015, 11:19)  Спасибо, картинка немного вырисовывается. Драйвер со стороны ПК без использования может писать память FPGA (медленно, но может). Вот пробую реализовать это, но что-то делаю не так. Использую Vivado 2015.1 и новое ядро моста и оно немного отличается от того, что описано в xapp1171. Вопрос, что делаю не так? В системе есть MicroBlaze + local memory, ядро моста, AXI BRAM controller. Карта памяти полученной системы и настройки моста на рисунке. На ПК запускаю Jungo.WinDriver, но что-то в нем только Configuration Space и Interrupt (см. рисунок), если плату не перепрошивать, то есть ещё и область Memory (видимо загружается какой-то factory образ). Я на начальном этапе делал так (работал в XPS 14.7 для ml605.) Собрал проект: только pcie корка с дма (можно и без) и светодиоды. У меня на 32 р системе программа pcietree. Pcie Bars брал только bar 0, задав его объем (у вас 32 килобайта). В pci2axi записал адрес своих leds (gpio) на шине (у вас там записано число 0х12340). Прошил, перезагрузил ПК. Открываю pcietree, вижу свою плату как контроллер памяти с BAR0. В bar 0 c ПК пишу число например c нулевым оффсетом, такая запись аналогична записи в регистр gpio корки также с нулевым офсетом. Так зажигаю светодиоды. Все. Систему можно собрать для axi4 без микроблейза, т.к. мастер у вас есть (pcie) и слейв (gpio)
|
|
|
|
|
Feb 10 2017, 14:23
|
Группа: Новичок
Сообщений: 2
Регистрация: 10-02-17
Пользователь №: 95 383

|
Цитата(farbius @ Jul 1 2015, 12:33)  Я на начальном этапе делал так (работал в XPS 14.7 для ml605.) Собрал проект: только pcie корка с дма (можно и без) и светодиоды. У меня на 32 р системе программа pcietree.
Pcie Bars брал только bar 0, задав его объем (у вас 32 килобайта). В pci2axi записал адрес своих leds (gpio) на шине (у вас там записано число 0х12340). Прошил, перезагрузил ПК. Открываю pcietree, вижу свою плату как контроллер памяти с BAR0. В bar 0 c ПК пишу число например c нулевым оффсетом, такая запись аналогична записи в регистр gpio корки также с нулевым офсетом. Так зажигаю светодиоды. Все.
Систему можно собрать для axi4 без микроблейза, т.к. мастер у вас есть (pcie) и слейв (gpio) Расскажите как получилось собрать систему без микроблейза? Я так понимаю как то удалось использовать исходники из XSP и собрать свой проект для pci-to-AXI?
|
|
|
|
Сообщений в этой теме
doom13 Xilinx 7 Series PCIe Jul 1 2015, 06:00 farbius Цитата(doom13 @ Jul 1 2015, 09:00) Отдель... Jul 1 2015, 06:54 doom13 Цитата(farbius @ Jul 1 2015, 09:54) Обяза... Jul 1 2015, 07:32  farbius Цитата(doom13 @ Jul 1 2015, 10:32) Или CD... Jul 1 2015, 07:41  doom13 Цитата(farbius @ Jul 1 2015, 12:33)
Очен... Jul 1 2015, 11:23   farbius Цитата(doom13 @ Jul 1 2015, 14:23) Вопрос... Jul 1 2015, 11:38 doom13 Вот тут ещё не совсем понимаю.
BAR0, что на рисунк... Jul 1 2015, 12:11 farbius Цитата(doom13 @ Jul 1 2015, 15:11) Вот ту... Jul 1 2015, 12:46 doom13 Спасибо понятно. Т.е. PCIe BARs - память в ПЛИС, а... Jul 1 2015, 13:17 farbius Цитата(doom13 @ Jul 1 2015, 16:17) Тогда ... Jul 1 2015, 13:27 doom13 Передачу большого потока данных для PCIe всегда бу... Jul 1 2015, 13:31 farbius Цитата(doom13 @ Jul 1 2015, 16:31) Переда... Jul 1 2015, 13:49  doom13 Цитата(farbius @ Jul 1 2015, 16:49) читаю... Jul 1 2015, 14:10   farbius Цитата(doom13 @ Jul 1 2015, 17:10) Немног... Jul 1 2015, 16:24  doom13 Цитата(farbius @ Jul 1 2015, 16:49) А пот... Oct 15 2015, 06:45   farbius Цитата(doom13 @ Oct 15 2015, 09:45) Приве... Oct 15 2015, 07:48 doom13 Приветствую.
Нужно ещё пояснение по поводу BAR-ов.... Jul 21 2015, 17:25 farbius Цитата(doom13 @ Jul 21 2015, 20:25) Приве... Jul 24 2015, 06:22 doom13 Таймер запустил, выход таймера interrupt повесил н... Jul 22 2015, 14:05 doom13 Вопрос, что всё же подаётся на порт моста msi_vect... Jul 24 2015, 05:59 doom13 Счас ядро сгенерено с опциями (см. рисунок).
Означ... Jul 24 2015, 06:42 farbius Цитата(doom13 @ Jul 24 2015, 09:42) Означ... Jul 24 2015, 06:55  doom13 Цитата(farbius @ Jul 24 2015, 09:55) я во... Jul 24 2015, 07:00 doom13 PCI Configuration Space Header содержит поле Intr ... Jul 27 2015, 12:54 doom13 Не могу найти ответ на вопрос:
-как система (Linu... Aug 4 2015, 05:45 doom13 Спасибо, просто упёрся в потолок 8.5-8.7 Gbit/s дл... Oct 15 2015, 08:37 EugeneS QUOTE (doom13 @ Oct 15 2015, 11:37) Спаси... Oct 20 2015, 07:56
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0
|
|
|