Добрый день! Предлагаю разовую подработку.
Требуется разработать тестовый проект, демонстрирующий работу с контроллером памяти в ПЛИС Xilinx.
ТЗ:
tz_ddr_20170515_1.pdf ( 24.25 килобайт )
Кол-во скачиваний: 192Имею в наличии SK-AT91SAM9G45-XC6SLX, можно продемонстрировать на ней.
Подробности можно спрашивать тут. Цена - Ваша.
Язык: только Verilog.Можно удаленно.
---------------
Вторая задача, с аналогичными условиями - написать на языке Verilog работу с Gigabit Ethernet PHY через интерфейс GMII (+SMI).
Не используя сторонние IP-ядра, для протокола UDP это вполне посильно. Можно просто продемонстрировать что приходит пакет, меняется один байт и отправляется обратно. Должно работать на живой отладочной плате.
Какая ПЛИС - не важна. Микросхема PHY особой роли не играет, лучше те, что доступны Вам на Вашей отладочной плате, либо на моей (сообщу позже).
Суть этих двух работ - демонстрация работы этих интерфейсов. Никакой задачи не стоит.
При необходимости - ТЗ дополнится для первой задачи, для второй - тоже будет готово.