Цитата(petrov @ Sep 11 2017, 13:09)

Если мучается, значит где-то подход неверный. HDL и цифровую схемотехнику понимает? Смысл не в том чтобы эти вещи совсем опустить, а в более подходящем для ЦОС окружении разрабатывать.
Получается что. Вот делается модель в MATLAB, которая безусловно работает. Переносится эта модель в FPGA в жёстком варианте, без возможности перестройки параметров. Всё блестяще работает.
А потом вводится интерфейс, через который загружаются параметры. И далее начинается непонятно что.
Один параметр выключен, всё остальное работает. Включается параметр. И всё летит к чертям собачьим. Причём так летит, что вообще никаких признаков работоспособности. А параметр относится к элементам управления, типа выключить вот эту часть схемы, пустить сигналы в обход.
А это, извините, не совсем MATLAB, это уже знания особенностей чипа.
У меня подозрение, что тупой перенос модели в HDL не годится, нужно приложить руки и голову. Руками нужно поработать, а не уповать на компьютер.
Сообщение отредактировал Navuhodonosor - Sep 19 2017, 07:27
Кто работает - тот работает.