реклама на сайте
подробности

 
 
> Kintex UltraScale SERDES, Проблема с Pulse Width
BSACPLD
сообщение May 2 2018, 09:25
Сообщение #1


Местный
***

Группа: Свой
Сообщений: 371
Регистрация: 24-07-05
Из: Москва
Пользователь №: 7 056



Коллеги, пытаюсь запустить SERDES на 800МГц, но никак не могу победить разваливающиеся времянки.
Тактирование SERDES сделал от внешнего клока. И выскочастотный и низкочастотный клоки получаю посредством примитивов BUFGCE_DIV.
В документации Xilinx вроде именно так и рекомендуют делать.
Частоты вроде небольшие, но чтобы я ни пробовал писать в констрейнах, все время получаю ругань на Pulse Width.
Прошу совета у товарицей имеющих опыт запуска этих SERDES на подобные или более высокие частоты.
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
blackfin
сообщение May 2 2018, 09:54
Сообщение #2


Гуру
******

Группа: Свой
Сообщений: 3 106
Регистрация: 18-04-05
Пользователь №: 4 261



Цитата(BSACPLD @ May 2 2018, 12:25) *
Коллеги, пытаюсь запустить SERDES на 800МГц, но никак не могу победить разваливающиеся времянки.
Тактирование SERDES сделал от внешнего клока. И выскочастотный и низкочастотный клоки получаю посредством примитивов BUFGCE_DIV.

Вы бы хотя бы указали тип вывода: HP или HR, напряжение питания банка и тип вывода клока: MRCC или SRCC.

Полезные ссылки: xapp585, xapp1064.
Go to the top of the page
 
+Quote Post
BSACPLD
сообщение May 2 2018, 10:02
Сообщение #3


Местный
***

Группа: Свой
Сообщений: 371
Регистрация: 24-07-05
Из: Москва
Пользователь №: 7 056



Цитата(blackfin @ May 2 2018, 12:54) *
Вы бы хотя бы указали тип вывода: HP или HR, напряжение питания банка и тип вывода клока: MRCC или SRCC.

Питание 1.8В.
HR
Клок заведен как дифф. пара на GCLK.
Go to the top of the page
 
+Quote Post
blackfin
сообщение May 2 2018, 10:15
Сообщение #4


Гуру
******

Группа: Свой
Сообщений: 3 106
Регистрация: 18-04-05
Пользователь №: 4 261



Цитата(BSACPLD @ May 2 2018, 13:02) *
Питание 1.8В, HR
Клок заведен как дифф. пара на GCLK.

Осталось узнать какой speed grade у кристалла.. biggrin.gif
[attachment=112310:Screensh...13_46_27.jpg]

PS. Для HR частоту 800 МГц вроде как никто и не обещает:
[attachment=112311:Screensh...13_57_11.jpg]
Go to the top of the page
 
+Quote Post
BSACPLD
сообщение May 2 2018, 10:46
Сообщение #5


Местный
***

Группа: Свой
Сообщений: 371
Регистрация: 24-07-05
Из: Москва
Пользователь №: 7 056



Цитата(blackfin @ May 2 2018, 13:15) *
Осталось узнать какой speed grade у кристалла.. biggrin.gif

Блин. Слона то я и не приметил...
У них на DevKit speed grade 2 запаян.
Похоже придется изобретать свой SERDES на связке логика + ODDR с тактированием от 400МГц...
Хотя я так однажды уже делал для Arria GX...

Цитата(blackfin @ May 2 2018, 13:15) *
PS. Для HR частоту 800 МГц вроде как никто и не обещает:

Непосредственно 800МГц мне не нужно.
Мне нужно подстраивать фазу выходного сигнала с шагом 1.25нс.
Go to the top of the page
 
+Quote Post
MegaVolt
сообщение May 2 2018, 11:53
Сообщение #6


Знающий
****

Группа: Свой
Сообщений: 779
Регистрация: 3-01-05
Из: Минск
Пользователь №: 1 783



Цитата(BSACPLD @ May 2 2018, 13:46) *
Мне нужно подстраивать фазу выходного сигнала с шагом 1.25нс.
В каком диапазоне?
Go to the top of the page
 
+Quote Post
BSACPLD
сообщение May 2 2018, 12:55
Сообщение #7


Местный
***

Группа: Свой
Сообщений: 371
Регистрация: 24-07-05
Из: Москва
Пользователь №: 7 056



Цитата(MegaVolt @ May 2 2018, 14:53) *
В каком диапазоне?

В пределах такта 200МГц, т.е. 5нс = 4 шага.
Go to the top of the page
 
+Quote Post
MegaVolt
сообщение May 2 2018, 13:19
Сообщение #8


Знающий
****

Группа: Свой
Сообщений: 779
Регистрация: 3-01-05
Из: Минск
Пользователь №: 1 783



Цитата(BSACPLD @ May 2 2018, 15:55) *
В пределах такта 200МГц, т.е. 5нс = 4 шага.
По идее это делается сдвигом тактовой на 90 градусов. В DCM или PLL
Go to the top of the page
 
+Quote Post
BSACPLD
сообщение May 2 2018, 14:27
Сообщение #9


Местный
***

Группа: Свой
Сообщений: 371
Регистрация: 24-07-05
Из: Москва
Пользователь №: 7 056



Цитата(MegaVolt @ May 2 2018, 16:19) *
По идее это делается сдвигом тактовой на 90 градусов. В DCM или PLL

Не вариант.
Каналов много + нужно перестраивать за 1 такт 200МГц, так что только SERDES.
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 21st July 2025 - 12:11
Рейтинг@Mail.ru


Страница сгенерированна за 0.01515 секунд с 7
ELECTRONIX ©2004-2016