реклама на сайте
подробности

 
 
> Загрузка нескольких ПЛИС Spartan 3 одинаковой конфигурацией
desapp
сообщение Oct 3 2006, 15:47
Сообщение #1





Группа: Новичок
Сообщений: 5
Регистрация: 28-11-05
Пользователь №: 11 513



Имеем XC3S400 6 штук и XCF02S - 1.
Нужно получить одинаковую конфигурацию.
Первый чип ПЛИС - Master, остальные - Slave.
Вобщем все как описано в ds123 для этого случая.
Проблема в том, что более двух ПЛИС по такой
схеме не загружаются, хотя ранее четыре Spartan2
от XC18Vxx грузились без проблем sad.gif
Pullup на DONE менял в дозволенных пределах - не помогает.
Может кто-нибудь дать дельный совет по решению сей проблемы?
Go to the top of the page
 
+Quote Post
 
Start new topic
Ответов
desapp
сообщение Oct 9 2006, 14:23
Сообщение #2





Группа: Новичок
Сообщений: 5
Регистрация: 28-11-05
Пользователь №: 11 513



antti:
FPGA DOUT не используются, имелся ввиду DO с XCF02S, идущий на D0 всех FPGA.
А вот где копаться и пытаюсь понять. Плата многослойка и все нужные трассы как назло внутри - можно только ноги поднимать.
Предполагаю, что какой-то сигнал какому-то чипу не нравится, но какой именно понять не могу - визуально (по осциллографу TDS 2022)их качество (фронты, задержки) вроде не изменяется от количества подключенных FPGA. Отсоединяю только CCLK и DONE. DO остается подключенным ко всем шести входам.
Go to the top of the page
 
+Quote Post
antti
сообщение Oct 10 2006, 07:32
Сообщение #3


Участник
*

Группа: Свой
Сообщений: 42
Регистрация: 18-07-06
Из: Germany
Пользователь №: 18 908



Цитата(desapp @ Oct 9 2006, 17:23) *
antti:
FPGA DOUT не используются, имелся ввиду DO с XCF02S, идущий на D0 всех FPGA.
А вот где копаться и пытаюсь понять. Плата многослойка и все нужные трассы как назло внутри - можно только ноги поднимать.
Предполагаю, что какой-то сигнал какому-то чипу не нравится, но какой именно понять не могу - визуально (по осциллографу TDS 2022)их качество (фронты, задержки) вроде не изменяется от количества подключенных FPGA. Отсоединяю только CCLK и DONE. DO остается подключенным ко всем шести входам.

1) enable "done_pipe"
2) set cclk to min in bitgen, cclk ot xcf series R
3) done cycle na 7 - blin ne uveren, mozhno tak delat chto done noschko ne ispolsuetsja, togda dolzhno gruzitsja no done ne menjaetsja na noschke
...
Go to the top of the page
 
+Quote Post



Reply to this topicStart new topic
1 чел. читают эту тему (гостей: 1, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 12th August 2025 - 16:32
Рейтинг@Mail.ru


Страница сгенерированна за 0.015 секунд с 7
ELECTRONIX ©2004-2016